晶振的电源滤波设计

时源芯微 拥有丰富的EMC整改经验
(适用于高频时钟电路,提升EMC性能与信号稳定性)


一、设计目标

  1. 抑制电源噪声:阻断高频干扰(如DC-DC开关噪声)传入晶振电源。
  2. 降低时钟抖动:确保晶振输出信号纯净,减少相位噪声。
  3. 通过EMC测试:减少晶振谐波辐射(如30MHz~1GHz频段)。

二、滤波电路架构

典型拓扑
电源输入 → 磁珠(FB) → 大电容(C1) + 高频电容(C2) → 晶振VDD

1. 磁珠(Ferrite Bead)选型
  • 阻抗特性:在目标频段(如100MHz~1GHz)需高阻抗(如600Ω@100MHz)。
  • 额定电流:≥晶振工作电流的2倍(通常10mA~50mA)。
  • 推荐型号
    • 低频噪声:TSCA1608系列(600Ω@100MHz)。
    • 高频噪声:TSEA2012系列(1kΩ@1GHz)。
2. 大容量电容(C1)选型
  • 作用:滤除低频噪声(<10MHz),稳定电源电压。
  • 容值:10μF~100μF(电解电容或钽电容)。
  • 关键参数:低ESR(如钽电容ESR<0.1Ω)。
3. 高频电容(C2)选型
评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值