时源芯微 拥有丰富的EMC整改经验
(适用于高频时钟电路,提升EMC性能与信号稳定性)
一、设计目标
- 抑制电源噪声:阻断高频干扰(如DC-DC开关噪声)传入晶振电源。
- 降低时钟抖动:确保晶振输出信号纯净,减少相位噪声。
- 通过EMC测试:减少晶振谐波辐射(如30MHz~1GHz频段)。
二、滤波电路架构
典型拓扑:
电源输入 → 磁珠(FB) → 大电容(C1) + 高频电容(C2) → 晶振VDD
1. 磁珠(Ferrite Bead)选型
- 阻抗特性:在目标频段(如100MHz~1GHz)需高阻抗(如600Ω@100MHz)。
- 额定电流:≥晶振工作电流的2倍(通常10mA~50mA)。
- 推荐型号:
- 低频噪声:TSCA1608系列(600Ω@100MHz)。
- 高频噪声:TSEA2012系列(1kΩ@1GHz)。
2. 大容量电容(C1)选型
- 作用:滤除低频噪声(<10MHz),稳定电源电压。
- 容值:10μF~100μF(电解电容或钽电容)。
- 关键参数:低ESR(如钽电容ESR<0.1Ω)。

最低0.47元/天 解锁文章
1555

被折叠的 条评论
为什么被折叠?



