基于FPGA的64点FFT处理器设计
基于FPGA的64点FFT处理器设计
基于FPGA的64点FFT处理器设计
基于FPGA的高性能32位浮点FFT+IP核的开发
基于FPGA的高性能32位浮点FFT+IP核的开发
基于FPGA的高性能32位浮点FFT+IP核的开发
verilog编写的1024点的fft快速傅立叶变换代码
verilog编写的1024点的fft快速傅立叶变换代码
verilog编写的1024点的fft快速傅立叶变换代码
网络流量监控软件NetSpeedMonitor
安装方法:
1、根据你的系统版本,复制相应的文件夹至任意目录
2、双击“安装.bat”安装
3、在弹出的对话框中分别单击“确定”、“是”。
4、安装完成,右键任务栏新出现的区域,请单击右键菜单中设置——应用程序设置——语言中的English改为Deutsch。(否则会导致任务栏+开始菜单的邮件菜单都变成英文)
郭天祥 GSM模块TC35I相关软件
郭天祥 GSM模块TC35I相关软件郭天祥 GSM模块TC35I相关软件郭天祥 GSM模块TC35I相关软件郭天祥 GSM模块TC35I相关软件
手把手教你一步一步玩转TC35I手机模块(第2
手把手教你一步一步玩转TC35I手机模块(第2手把手教你一步一步玩转TC35I手机模块(第2手把手教你一步一步玩转TC35I手机模块(第2
郭天祥GSM模块TC35I英文资料
郭天祥GSM模块TC35I英文资料 郭天祥GSM模块TC35I英文资料 郭天祥GSM模块TC35I英文资料 郭天祥GSM模块TC35I英文资料
郭天祥 TC35I模块介绍
郭天祥 TC35I模块介绍郭天祥 TC35I模块介绍郭天祥 TC35I模块介绍郭天祥 TC35I模块介绍郭天祥 TC35I模块介绍
郭天祥 TC35I模块介绍
郭天祥 TC35I模块介绍郭天祥 TC35I模块介绍郭天祥 TC35I模块介绍郭天祥 TC35I模块介绍郭天祥 TC35I模块介绍
郭天祥 TC35I模块介绍
郭天祥 TC35I模块介绍郭天祥 TC35I模块介绍郭天祥 TC35I模块介绍郭天祥 TC35I模块介绍郭天祥 TC35I模块介绍
郭天祥 TC35I模块介绍
郭天祥 TC35I模块介绍郭天祥 TC35I模块介绍郭天祥 TC35I模块介绍郭天祥 TC35I模块介绍郭天祥 TC35I模块介绍
郭天祥 TC35I模块介绍
郭天祥 TC35I模块介绍郭天祥 TC35I模块介绍郭天祥 TC35I模块介绍郭天祥 TC35I模块介绍郭天祥 TC35I模块介绍
郭天祥 TC35I模块介绍
郭天祥 TC35I模块介绍郭天祥 TC35I模块介绍郭天祥 TC35I模块介绍郭天祥 TC35I模块介绍郭天祥 TC35I模块介绍
郭天祥 TC35I模块介绍
郭天祥 TC35I模块介绍郭天祥 TC35I模块介绍郭天祥 TC35I模块介绍郭天祥 TC35I模块介绍郭天祥 TC35I模块介绍
电源芯片LM2941
电源芯片LM2941电源芯片LM2941电源芯片LM2941电源芯片LM2941电源芯片LM2941电源芯片LM2941
郭天祥GSM模块原理图
郭天祥GSM模块原理图郭天祥GSM模块原理图郭天祥GSM模块原理图
郭天祥GSM模块使用说明书V1.1
郭天祥GSM模块使用说明书V1.1郭天祥GSM模块使用说明书V1.1郭天祥GSM模块使用说明书V1.1郭天祥GSM模块使用说明书V1.1
郭天祥C语言字符串函数功能简介
郭天祥C语言字符串函数功能简介郭天祥C语言字符串函数功能简介郭天祥C语言字符串函数功能简介
郭天祥AT命令手册(中文).pdf
郭天祥AT命令手册郭天祥AT命令手册郭天祥AT命令手册
2008全国大学生数学建模大赛试题
2008全国大学生数学建模大赛试题2008全国大学生数学建模大赛试题2008全国大学生数学建模大赛试题2008全国大学生数学建模大赛试题2008全国大学生数学建模大赛试题
基于ARM+FPGA的运动控制器设计与实现
本文以微控制器AT91RM9200和EP1C6Q240C8为核心,对工业CT机的运动控制器进行了设计,从硬件和软件两个方面对控制器的关键技术进行研究与设计,应用单神经元自适应PID控制算法进行仿真,并给出系统实际运行结果。
基于ARM+FPGA的GPS接收机设计
针对GPS接收机在民用和军事领域的重要应用,设计了一种基于ARM+FPGA的GPS接收机。接收机的射频前端采用GP2015芯片,基带处理部分采用ARM9内核的AT91SAM9261芯片和Cyclone II系列的EP2C70F672I8芯片。同时阐述来接收机的软件设计,包括捕获引擎、跟踪引擎、解调电文,定位解算等。该接收机通过现场实验定位精度为6m(经度)/8m(纬度),动态性能达2000m/s,可以实现高动态导航定位,同时体积小,功耗低。 更多还原
基于ARM SoC的FPGA原型验证
ARM是目前SoC设计中应用最为广泛的高性价比的R ISC处理器,FPGA原型验证是SoC有效的验证途径,FPGA原型验证平台能以实时的方式进行软硬件协同验证,从而可以缩短SoC的开发周期,提高验证工作的可靠性,降低SoC系统的开发成本。
采用ARM & FPGA的真空断路器控制系统
选相投切技术能有效地抑制涌流和过电压等暂态过程,已在不同领域获得越来越广泛的应用。采用ARM+FPGA的结构制作的选相开关控制器,具有更强的功能,更高的计算效率和升级空间,更加适合于智能化变电站的需要。 更多还原
基于ARM和FPGA数控信号发生器的设计
本设计以ARM为核心,控制FPGA实现直接数字频率合成功能。FPGA内部的地址累加器作为相位数据,以查表方式得到幅度数据,通过高速D/A转换器和高速运放得到所需输出信号波形。输出信号的幅度调节则由模拟开关控制电阻网路实现。系统采用串行键盘进行参数设置,由LCD实时显示输出波形及设置信息。FPGA基准时钟采用51.2MHz有源晶振,通过FPGA内部锁相环,为系统提供140.8MHz的高频时钟信号。