
硬件相关
文章平均质量分 73
zhang810413
Improve myself
展开
专栏收录文章
- 默认排序
- 最新发布
- 最早发布
- 最多阅读
- 最少阅读
-
上拉电阻的作用
上拉电阻: 1、当TTL电路驱动COMS电路时,如果TTL电路输出的高电平低于COMS电路的最低高电平(一般为3.5V),这时就需要在TTL的输出端接上拉电阻,以提高输出高电平的值。 2、OC门电路必须加上拉电阻,才能使用。 3、为加大输出引脚的驱动能力,有的单片机管脚上也常使用上拉电阻。 4、在COMS芯片上,为了防止静电造成损坏,不用的管脚不能悬空,一般接上拉电阻产生降低输入阻转载 2007-08-16 15:13:00 · 1268 阅读 · 0 评论 -
PROTEL元件封装总结
PROTEL元件封装总结转载 2010-07-01 14:41:00 · 1827 阅读 · 0 评论 -
关于去耦电容和旁路电容
旁路电容不是理论概念,而是一个经常使用的实用方法,在50 -- 60年代,这个词也就有它特有的含义,现在已不多用。电子管或者晶体管是需要偏置的,就是决定工作点的直流供电条件。例如电子管的栅极相对于阴极往往要求加有负压,为了在一个直流电源下工作,就在阴极对地串接一个电阻,利用板流形成阴极的对地正电位,而栅极直流接地,这种偏置技术叫做“自偏”,但是对(交流)信号而言,这同时又是一个负反馈,为了消除转载 2009-06-22 16:44:00 · 906 阅读 · 0 评论 -
磁珠和电感的区别与联系(转载)
转载自新浪blog:http://blog.sina.com.cn/s/reader_498dc96f0100093k.html 磁珠有很高的电阻率和磁导率,他等效于电阻和电感串联,但电阻值和电感值都随频率变化。他比普通的电感有更好的高频滤波特性,在高频时呈现阻性,所以能在相当宽的频率范围内保持较高的阻抗,从而提高调频滤波效果。 作为电转载 2008-10-14 17:20:00 · 1658 阅读 · 0 评论 -
共模干扰和差模干扰
从干扰源发出的干扰泄漏到外部的途径、或者是干扰侵入到受干扰的设备中的途径,有电压、电流通过电源线或信号线的传导传输和靠电磁波在空间辐射传输二种途径。电压电流的变化通过导线传输时有二种形态,我们将此称做“共模”和“差模”。设备的电源线、电话等的通信线、与其它设备或外围设备相互交换的通讯线路,至少有两根导线,这两根导线作为往返线路输送电力或信号。但在这两根导线之外通常还有第三导体,这就是“地线”。干原创 2008-10-14 17:36:00 · 3642 阅读 · 0 评论 -
锁相环(PLL)的工作原理(转载)
1.锁相环的基本组成 许多电子设备要正常工作,通常需要外部的输入信号与内部的振荡信号同步,利用锁相环路就可以实现这个目的。锁相环路是一种反馈控制电路,简称锁相环(PLL,Phase-Locked Loop)。锁相环的特点是:利用外部输入的参考信号控制环路内部振荡信号的频率和相位。因锁相环可以实现输出信号频率对输入信号频率的自动跟踪,所以锁相环通常用于闭环跟踪电路。锁相环在工转载 2008-07-01 23:22:00 · 9393 阅读 · 0 评论 -
晶振相关
晶体的谐振模式晶体具有两种谐振模式:串联(两个频率中的低频率)和并联(反谐振,两个频率中的高频率)。所有在振荡电路中呈现纯阻性时的晶体都表现出两种谐振模式。在串联谐振模式中,动态电容的容抗Cm、感抗Lm相等且极性相反,阻抗最小。在反谐振点。阻抗却是最大的,电流是最小的。在振荡器应用中不使用反谐振点。 通过添加外部元件(通常是电容),石英晶体可振荡在串联与反谐振频率之间的任何频率上。在晶体工业中转载 2008-07-01 22:08:00 · 3098 阅读 · 0 评论 -
PCB布线规则2
连线精简原则连线要精简,尽可能短,尽量少拐弯,力求线条简单明了,特别是在高频回路中,当然为了达到阻抗匹配而需要进行特殊延长的线就例外了,例如蛇行走线等。安全载流原则铜线的宽度应以自己所能承载的电流为基础进行设计,铜线的载流能力取决于以下因素:线宽、线厚(铜铂厚度)、允许温升等,下表给出了铜导线的宽度和导线面积以及导电电流的关系(军品标准),可以根据这个基本的关系对导线宽度进行适当的考虑。印制导线转载 2008-08-30 16:34:00 · 970 阅读 · 0 评论 -
PCB 走线技巧
布线(Layout)是PCB设计工程师最基本的工作技能之一。走线的好坏将直接影响到整个系统的性能,大多数高速的设计理论也要最终经过Layout得以实现并验证,由此可见,布线在高速PCB设计中是至关重要的。下面将针对实际布线中可能遇到的一些情况,分析其合理性,并给出一些比较优化的走线策略。主要从直角走线,差分走线,蛇形线等三个方面来阐述。1. 直角走线直角走线一般是PCB布线中要求尽量避免的情况,也转载 2008-08-30 16:30:00 · 1110 阅读 · 0 评论 -
PCB 布线规则1
1. 一般规则 1.1 PCB板上预划分数字、模拟、DAA信号布线区域。 1.2 数字、模拟元器件及相应走线尽量分开并放置於各自的布线区域内。 1.3 高速数字信号走线尽量短。 1.4 敏感模拟信号走线尽量短。 1.5 合理分配电源和地。 1.6 DGND、AGND、实地分开。 1.7 电源及临界信号走线使用宽线。 1.8 数字电路放置於并行总线/串行DTE接口附近,DAA电路放置於电话线转载 2008-08-30 16:33:00 · 1181 阅读 · 0 评论 -
SDRAM相关
SDRAM器件的管脚分为控制信号、地址和数据三类。通常一个SDRAM中包含几个BANK,每个BANK的存储单元是按行和列寻址的。由于这种特殊的存储结构,SDRAM有以下几个工作特性。1.SDRAM的初始化 SDRAM在上电100~200μs后,必须由一个初始化进程来配置SDRAM的模式寄存器,模式寄存器的值决定着SDRAM的工作模式。2.访问存储单元 为减少I/O引脚数量,SDRAM复用地址线原创 2008-07-14 20:32:00 · 1753 阅读 · 0 评论 -
RAM和ROM和Flash ROM的区别
RAM(Random Access Memory)的全名为随机存取记忆体,它相当于PC机上的移动存储,用来存储和保存数据的。它在任何时候都可以读写,RAM通常是作为操作系统或其他正在运行程序的临时存储介质(可称作系统内存)。 不过,当电源关闭时RAM不能保留数据,如果需要保存数据,就必须把它们写入到一个长期的存储器中(例如硬盘)。正因为如此,有时也将RAM称原创 2008-07-14 22:31:00 · 28758 阅读 · 4 评论 -
TTL和CMOS的区别
什么是TTL电平,什么是CMOS电平,他们的区别(一)TTL高电平3.6~5V,低电平0V~2.4V CMOS电平Vcc可达到12V CMOS电路输出高电平约为0.9Vcc,而输出低电平约为 0.1Vcc。 CMOS电路不使用的输入端不能悬空,会造成逻辑混乱。 TTL电路不使用的输入端悬空为高电平 另外,CMOS集成电路电源电压可以在较大范围内变化,因而对电源的要求不像TTL集成电路那样严格。 用转载 2008-07-17 10:22:00 · 15335 阅读 · 1 评论 -
Protel学习
protel:1.design->make project library:将本工程的所有元件一起生成一个单独的库.2.原理图中用查找元件的方式,将元件库lib加入到lib list中.3.shift+单击:选中某元件->单击粘帖位置->ctrl+c复制;ctrl+v粘帖4.shift+单击:选中某元件->shift+del:删除该元件->单击5.查看某个网络的连接:edi原创 2009-04-23 13:18:00 · 2854 阅读 · 0 评论