
硬件开发
文章平均质量分 91
HD攻城狮一枚
好记性不如烂笔头,写下记得反复温习
展开
专栏收录文章
- 默认排序
- 最新发布
- 最早发布
- 最多阅读
- 最少阅读
-
有哪些存储器种类,有何区别?
NAND Flash 需要通过专门的 NFI(NAND Flash Interface)与 Host 端进行通信,如下图所示:根据每个存储单元内存储比特个数的不同,NAND闪存的常见类型有SLC、MLC、TLC 和QLC等。现在主要有四种闪存芯片类型:单级单元(SLC)、多级单元(MLC)、动作单元(TLC)和四级单元QLC(QLC)。原创 2023-11-13 20:15:40 · 6322 阅读 · 1 评论 -
SerDes系统——NRZ、PAM4信号调制技术
了解调制技术需要引出“码元”的概念。一个码元就是一个脉冲信号,即一个最小信号周期内的信号。我们都能够理解,最简单的电路,以高电平代表“1”,低电平代表“0”。一个代表“1“或“0“的信号,就是一个码元。信号可以传递信息主要是因为信号有频率,振幅,相位,波长,周期,其中频率/波长/周期三者有相关性,因此可以认为,频率、相位、振幅使信号可以传递信息,其中最常见的是振幅(电平)。所以,有没有可能让一个码元/脉冲信号携带的信息量是2或是4bit呢?答案是肯定的。原创 2024-05-17 09:27:01 · 12075 阅读 · 0 评论 -
通信接口——时钟和信号
在SerDes流行之前,芯片之间的互联通过或者的并行接口传输数据。图1演示了系统和源同步并行接口。随着接口频率的提高,在系统同步接口方式中, 有几个因素限制了有效数据窗口宽度的继续增加。a)、时钟到达两个芯片的传播延时不相等(clock skew)b)、并行数据各个bit的传播延时不相等(data skew)c)、时钟的传播延时和数据的传播延时不一致(skew between data and clock)原创 2024-04-29 11:21:23 · 5318 阅读 · 0 评论 -
交流耦合和直流耦合
我们采集到的信号总不会是理想波形,例如,在采集交流信号的时候,可能会混入直流分量,而在采集直流信号的时候,也有可能混入交流分量,所以一个待测信号包含交流和直流两部分。耦合是指两个不同介质中通过物理连接时进行的能量传递。原创 2024-04-02 16:41:04 · 13222 阅读 · 3 评论 -
差分逻辑电平——LVDS、CML、LVPECL、HCSL互连
首先了解差分逻辑电平结构,也包括单端逻辑电平常见的逻辑电平_常用的逻辑电平-优快云博客注:ECL >> PECL >> LVPECL演变而来;QDR(Quad Data Rate):四倍数据倍率本文章只涉及差分逻辑电平:LVDS 、LVPECL、CML (高速)(最常用)在任何给定的系统设计中,必须设计驱动器侧和接收器侧之间的时钟逻辑转换。通过在它们之间增加衰减电阻和偏置电路来将一个差分时钟转换为其他类型的差分逻辑,来衰减摆幅电平并重新偏置共模输入接收器。原创 2024-03-12 11:43:54 · 32282 阅读 · 3 评论 -
常用MII接口详解
MII接口作为板内走线的接口,达到25MHz速率还是比较简单的,制约以太网传输跑10M的原因为网线质量、传输长度等限制。以BCM5241 PHY为例,这就是一个百兆PHY,在DS文档中可以看到pin信号定义。因为RX部分信号要兼做配置信号,一开始可能注意不到,但TX部分信号很明显,除了PHY时钟是输出,其它TX信号是输入。细看RX部分信号,时钟为输出,其它RX信号也为输出。为什么这里TX会是输入,RX会是输出?因为MII接口定义的TX、RX是以MAC角度来的。原创 2024-03-06 19:44:48 · 11844 阅读 · 0 评论 -
PCIE 参考时钟架构
首先先看下PCIE架构组件:下图中主要包括了CPU(ROOT COMPLEX),PCIE SWITCH,BUFFER以及一些PCIE ENDPOINT;而且可知各个器件的时钟来源都是由100MHz经过Buffer后提供。接着上图的架构,我们来简单看下PCIE时钟的三种架构:Common Clock Architecture:所有设备的参考时钟分布必须匹配到15英寸以内在系统板上。在接收端数据和时钟之间的传输延迟增量必须要小于等于12ns。通常允许PCIE卡上的时钟线长不大于4inch。原创 2024-02-05 16:55:37 · 8786 阅读 · 0 评论 -
DDR DIMM的PCB设计详解
对于点对多点的连接,如DIMM条或分立内存bank,放置在负载端,靠近第一个DIMM插座;5、 VTT高频滤波:每个端接排阻至少需要1个低ESL电容或2个标准滤波电容,每个VTT岛链末端至少需要2个47uf的滤波电容;4、 VTT岛链宽度至少保证150mil,靠近最后的DIMM插座或分立内存bank放置(小于1inch);建议DDR信号布线顺序:电源(包括VTT岛链及端接电阻,VREF),数据,地址/命令,控制,时钟,反馈。7、 如果布局允许,将 VTT发生器放置在VTT岛链的中间或尽可能靠近岛链的末端;原创 2024-01-31 09:32:41 · 2352 阅读 · 0 评论 -
DDR硬件设计详解
二、走线拓扑所有信号组,除了数据组外,全部用Fly by结构3、端接匹配端接电阻摆放在末端。时钟comp电容摆放在源端。4、等长原则注意:①.DQSP和DQSN要在同一层进行布线,DQSP/DQSN差分信号和它同一组的数据信号要在同一层进行布线②.差分时钟信号线要在在同一层进行布线5、参考平面地址线与控制线在条件允许情况下,建议以1V5电源为参考。实际设计时参考datasheet。6、原创 2024-01-22 09:50:44 · 8672 阅读 · 0 评论 -
SerDes 基础详解
SerDes怎么可以没有传输时钟信号?什么是加重和均衡?抖动和误码是什么关系?各种抖动之间有什么关系?本篇从一个SerDes用户的角度来理解SerDes技术。原创 2023-12-29 09:37:37 · 11712 阅读 · 1 评论 -
以太网传输硬件设计大全
1.网线的介绍RJ45由插头和插做组成,也就是我们常说的网口和网线。RJ45 网线插头又称水晶头,共有八芯做成。RJ45网络传输线分为直通线、交叉线和全反线。直通线用于异种网络设备之间的互连,例如,计算机与交换机。交叉线用于同种网络设备之间的互连,例如,计算机与计算机。全反线用于超级终端与网络设备的控制物理接口之间的连接。下面将介绍一下各线的作用和区别。1.直通线:又叫正线或标准线,两端采用568B做线标准,注意两端都是同样的线序且一一对应。直通线是应用最广泛,现在最常用的线。原创 2024-01-09 10:12:38 · 4829 阅读 · 0 评论 -
驱动电路、驱动能力详解(一)
在使用数字集成电路时,拉电流输出和灌电流输出是一个很重要的概念,例如在使用反相器作输出显示时,左图是拉电流,即当输出端为高电平时才符合发光二极管正向连接的要求,但这种拉电流输出对于反向器只能输出零点几毫安的电流,用这种方法想驱动二极管发光是不合理的(因发光二极管正常工作电流为5-10mA)。由于CMOS集成电路的输入阻抗极高,因此电路的输出能力受输入电容的限制,但是,当CMOS集成电路用来驱动同类型,在低频(< 1MHz)的工作条件下,如不考虑速度,CMOS电路的扇出数可以达到50以上的输入端。原创 2023-12-19 17:00:18 · 11938 阅读 · 1 评论 -
调试电源启动问题Debug power
当调试电源问题时,最明显的错误会耗费大量的时间。在电源首次上电之前,最好是对电路板进行一下目视检查。设计人员必需查实安装了正确的部件、检查缺失的部件、查验所有的焊接点并检验部件焊接朝向的正确与否。再次确认表面贴装型电阻器和电容器在装配中未被调换,而且正方形的 IC 没有被旋转 90° 或 180°。如果您没有做目视检查,而电路板在接通时发生了故障, 那么这正是找出和更换受损部件并对电路板的其余部分进行检查的好时机。一旦完成了目视检查和器件更换,下一步要做的事情就是检查输入电缆是否正确地连接。原创 2023-12-08 10:46:17 · 267 阅读 · 0 评论 -
什么是输入阻抗 / 输出阻抗?
输出阻抗分析:一个理想的电流源,输出阻抗应该是无穷大,但实际的电路是不可能的,常用一 个理想电流源并联一个等效内阻r代替实际的电流源,电流源输出恒定电流I,一部 分I_r 消耗在内阻r上,剩余的电流I_R消耗在负载R上,由于负载功率 P=(I_R)^2 *R,输出阻抗r越大, I_R越大,驱动负载的能力越大。原创 2023-11-27 15:58:10 · 15529 阅读 · 1 评论 -
高频时电阻不再是电阻
电阻不再是电阻——高频时确实如此许多设计师没有意识到实际元件中的寄生因素会影响它们的值。当频率达到几百兆赫兹时,诸如电阻、电感和电容等基本元件都会呈现出非理想的特性。这种变化在设计滤波器或试电阻不再是电阻——高频时确实如此许多设计师没有意识到实际元件中的寄生因素会影响它们的值。当频率达到几百兆赫兹时,诸如电阻、电感和电容等基本元件都会呈现出非理想的特性。这种变化在设计滤波器或试图优化供电网络、旁路网络或偏置电路时将变得非常关键。我们将在后续文章中讨论电容和电感。现在让我们讨论最常见的电阻...转载 2021-09-02 14:22:00 · 4930 阅读 · 0 评论 -
PoE供电技术简介
根据以太网数据传输速率,以太网设备有10/100BASE-T设备和1000BASE-T设备两种类型。根据PoE供电的接线方式,有“Alternative A(1&2,3&6)数据引脚供电方式(通常是1&2为负极,3&6为正极)”,“Alternative B(4&5,7&8)空闲引脚供电方式(通常是4&5为正极,7&8为负极)”,或者同时兼容Alternative A和Alternative B(Power over HDBaseT,PoH标准即采用这种方式),共三种方式。原创 2023-10-24 15:46:17 · 14669 阅读 · 2 评论 -
阻抗 --- 电阻、感抗、容抗、阻性负载、感性负载、容性负载、
任何物质都具有电阻,只是电阻的大小不同,阻碍电流的能力不同而已,绝缘体阻碍电流的能力最强,因此我们用绝缘体来隔绝导体,起到保护触电的作用,而超导体的电阻几乎为零。容性负载充放电时,电压不能突变,其对应的功率因数为负值,对应的感性负载的功率因数为正值。(1)、阻性负载指的是通过电阻类的元件进行工作的纯阻性负载。显然,感抗的大小不仅与自身因素(L)有关系,还与外部施加的交流电的角频率(ω)或频率(f)有关系。显然,容抗的大小不仅与自身因素(C)有关系,还与外部施加的交流电的角频率(ω)或频率(f)有关系。原创 2023-08-28 11:41:40 · 11446 阅读 · 1 评论 -
以太网标准和MII接口简介
其实,大多数MAC芯片的SGMII接口都可以配置成SerDes接口(在物理上完全兼容,只需配置寄存器即可),直接外接光模块,而不需要PHY层芯片,此时时钟速率仍旧是625MHz,不过此时跟SGMII接口不同,SGMII接口速率被提高到1.25Gbps是因为插入了控制信息,而SerDes端口速率被提高是因为进行了8B/10B变换,本来8B/10B变换是PHY芯片的工作,在SerDes接口中,因为外面不接PHY芯片,此时8B/10B变换在MAC芯片中完成了。背板以太网是兼容光口以太网的。这些功能是可以关闭的。原创 2023-10-27 14:30:00 · 15592 阅读 · 4 评论 -
一阶电路基础知识
一阶电路(First-order circuit)是指由一个电感(L)或一个电容(C)和一个电阻(R)组成的电路。根据电感或电容的位置,一阶电路可以分为RC电路、RL电路、LC电路、RLC电路。一阶电路常用于滤波、放大、时序控制等各种电子设备和系统中。通过调整电阻、电容或电感的数值,可以改变电路的频率响应、滞后/提前相位等特性,实现不同的功能和性能一阶、二阶电路区别一阶电路由一个电容或一个电感与一个电阻组成,而二阶电路则由两个电容或两个电感与一个电阻组成。原创 2023-06-07 14:01:30 · 9497 阅读 · 1 评论 -
电容电压、电感电流不能突变
最直接的原因是,充电过程中电容两端的电压随着极板上电荷的增长而升高,而这个电压的极性与充电电源的电压极性是相反的,它起到了阻止电流的作用。刚刚闭合电路,电容器还没有充电,他的两个极板是等电位的,它此时对电流没有阻碍作用,因此相当于短路,(注意:这里说的是电容器对电流没有阻碍作用,不是整个电路对电流没有阻碍作用)因为电容两端的电压与电容中的电量成正比。电感中能量是电流的函数,电容中能量是电压的函数,所以造成电感的电流不能突变,电容电压不能突变,不能突变不是不能改变,只是在环路的一瞬间,不变.时间久了,会变。原创 2023-09-26 15:24:13 · 8976 阅读 · 1 评论 -
最全滤波器详解
滤波器在功率和音频电子中常用于滤除不必要的频率。而电路设计中,基于不同应用有着许多不同种类的滤波器,但它们的基本理念都是一致的,那就是移除不必要的信号。主要由无源元件R(电阻)、L(电感)、C(电容)组成。主要形式有电容滤波、电感滤波和复式滤波(包括倒L型、LC滤波、LC—π型滤波和RC—π型滤波等)。结构简单,易于设计,价格便宜,有源滤波器造价是无源滤波器的3倍以上,无源滤波器技术较成熟,安装后基本上可免维护不需要直流电源供电,可靠性高。原创 2023-09-13 11:14:48 · 29933 阅读 · 1 评论 -
防雷电路大剖析
防雷电路大剖析原创 2023-09-11 09:36:22 · 2698 阅读 · 0 评论 -
降额基础知识
随着元器件可靠性水平的提高,使用不当是造成元器件失效的重要原因之一。降额可以有效地提高元器件的使用可靠性。原创 2023-10-12 16:39:53 · 4242 阅读 · 0 评论 -
硬件工程师必备单位换算/公式
① mm: 板厚,板尺寸 ,半固化片厚度,焊环宽度② um: 镀铜厚,孔壁铜厚 , 金镍厚③ OZ: 表面铜厚,铜箔厚度④ inch:板尺寸(大料)⑤ mil: 线宽、线距 ,焊环宽, 孔壁铜厚⑥ μ〃:表面涂覆层厚度(金厚,镍厚 ,银厚 等)位(bit)、字节(byte)、千字节(KB)、兆字节(MB)、千兆字节(吉字节)(GB)、太字节(TB), 每个单位都是前一个单位的1024倍。1字节(Byte) = 8位(bit)原创 2024-02-27 12:29:59 · 3154 阅读 · 0 评论 -
“地”都有哪些,如何接地?
“地”是电子技术中一个很重要的概念。由于“地”的分类与作用有多种, 容易混淆,故总结一下“地”的概念。“接地”有设备内部的信号接地和设备接大地,两者概念不同,目的也不同。“地”的经典定义是“作为电路或系统基准的等电位点或平面”。 做硬件设计时,我们经常会接触到诸如“模拟地”、“数字地”、”参考地”、”电源地”、“保护地”、“大地”、“浮地”等各种“地”,这些地有什么区别,又有什么联系,下面我们一起来研究一下电子系统中的各种“地”。原创 2023-11-07 20:02:16 · 9023 阅读 · 2 评论 -
驱动电路、驱动能力详解(二)
电压驱动和电流驱动的区别原创 2023-11-17 09:19:06 · 19633 阅读 · 1 评论