自定义博客皮肤VIP专享

*博客头图:

格式为PNG、JPG,宽度*高度大于1920*100像素,不超过2MB,主视觉建议放在右侧,请参照线上博客头图

请上传大于1920*100像素的图片!

博客底图:

图片格式为PNG、JPG,不超过1MB,可上下左右平铺至整个背景

栏目图:

图片格式为PNG、JPG,图片宽度*高度为300*38像素,不超过0.5MB

主标题颜色:

RGB颜色,例如:#AFAFAF

Hover:

RGB颜色,例如:#AFAFAF

副标题颜色:

RGB颜色,例如:#AFAFAF

自定义博客皮肤

-+
  • 博客(16)
  • 资源 (1)
  • 收藏
  • 关注

原创 脚本工具:PYTHON

Python是一种高级编程语言,以其简洁清晰的语法和强大的功能被广泛应用于各种领域,包括自动化脚本编写、数据分析、机器学习、Web开发等。以下是一些关于使用Python编写脚本工具的基本介绍、常用库以及一些实用技巧总结。

2025-01-18 22:26:14 929

原创 脚本工具:使用bat快速进行modelsim仿真

使用BAT脚本可以简化ModelSim仿真的启动流程,尤其对于重复性的任务非常有用。一个基本的BAT脚本能够自动执行诸如设置环境变量、调用vsim命令加载设计文件和执行仿真等步骤。这不仅可以减少手动输入命令的时间,还可以确保每次仿真的设置一致性。

2024-04-10 13:51:01 354 1

原创 脚本工具:使用TCL方式进行modelsim 仿真

使用TCL脚本进行ModelSim仿真是一种强大且灵活的方式,能够自动化执行复杂的仿真流程。TCL(Tool Command Language)是ModelSim支持的一种脚本语言,它允许用户通过编写脚本来控制仿真的各个方面,从设计的编译到仿真运行及结果分析。

2024-02-26 14:08:38 727

原创 静态时序分析(Static Timing Analysis, STA)总结

静态时序分析(Static Timing Analysis, STA)是一种用于验证数字电路设计是否满足时序约束的技术,而不必执行完整的电路仿真。STA通过分析电路中所有可能的路径延迟来确保信号能在预期的时间窗口内正确传播,从而保证电路的功能正确性和性能。它是集成电路设计流程中的一个关键步骤,特别是在高性能和低功耗设计中。

2024-02-05 11:26:07 478 1

原创 使用过的 DAC 器件使用总结

DAC期间的基本原理,常见DAC架构,选择DAC期间的关键参数,使用DAC器件的注意事项,应用实例

2023-12-20 20:05:04 744 1

原创 Verilog 易混概念辨析

Verilog中有许多概念容易混淆,以下是几个常见的易混概念及其详细辨析

2025-02-05 10:39:45 830

原创 Quartus:开发使用及 Tips 总结

Quartus是Altera(现已被Intel收购)推出的一款针对其FPGA产品的综合性开发环境,用于设计、仿真和调试数字电路。以下是使用Quartus的一些总结和技巧(Tips),帮助更高效地进行FPGA项目开发:

2025-01-19 12:49:56 789

原创 Xilinx FPGA :开发使用及 Tips 总结

XilinxFPGA(FieldProgrammableGateArray,现场可编程门阵列)是一种非常灵活且强大的硬件平台,广泛应用于数字信号处理、嵌入式系统、软件定义无线电等领域。以下是一些关于XilinxFPGA开发使用的要点和技巧总结:

2025-01-19 12:38:58 1129

原创 安路FPGA开发工具TD:问题解决办法 及 Tips 总结

安路科技(Anlogic)是一家专注于高性能、低功耗可编程逻辑器件(FPGA)设计和生产的公司。其提供的开发工具TD(TangDynasty)是专门为安路FPGA系列产品设计的集成开发环境(IDE)。以下是对安路FPGA开发工具TD的一些介绍、常见问题解决办法及实用技巧。

2025-01-18 22:12:11 1802

原创 Vscode:问题解决办法 及 Tips 总结

VisualStudioCode(简称VSCode)是一个功能强大的开源代码编辑器,广泛用于各种编程语言和开发场景。以下是一些常见的问题解决办法及实用技巧总结,帮助更好地使用VSCode。

2025-01-18 21:56:05 2399

原创 visio:问题解决办法 及 Tips 总结

总结整理在使用VISIO过程中遇到的问题,解决办法及使用技巧,持续更新中

2025-01-18 11:53:39 155

原创 Git:问题解决办法 及 Tips 总结

总结整理在使用GIT过程中遇到的问题,解决办法及使用技巧,持续更新中

2025-01-18 11:30:14 458

原创 绘制时序图工具,Wavedrom 使用方法

绘制时序图,Wavedrom使用方法,附自己整理的demo例程

2024-12-23 20:17:29 264

原创 Verilog

Verilog是一种硬件描述语言(HDL),主要用于电子设计自动化(EDA)以进行数字电路的设计与验证。它允许工程师通过编写代码来描述电路的结构和行为,从而可以在计算机上模拟这些电路的功能,并最终将设计转化为实际的硬件实现,比如现场可编程逻辑门阵列(FPGA)或专用集成电路(ASIC)

2024-02-02 17:24:55 740

原创 Word:问题解决办法 及 Tips 总结

在使用MicrosoftWord进行文档处理时,经常会遇到各种问题和挑战。结合日常经验,总结了一些常见的问题解决办法及实用技巧(Tips),更高效地利用Word。

2023-12-26 15:22:51 488 1

原创 Excel:问题解决办法 及 Tips 总结

在使用MicrosoftExcel进行数据处理和分析时,了解如何解决常见问题并掌握一些实用技巧可以极大地提升工作效率。在使用中总结了一些常见的Excel问题解决办法及实用技巧总结。

2023-12-22 19:41:13 773

voigt line shape fit.zip

voigt line shape fit.zip Voigt 线型光谱拟合函数,当压力较低时,多普勒效应占主导地位,而随着压力的增加,碰撞效应变得越来越明显。 作为获得最终线型的第一近似值,通常使用洛伦兹线型和多普勒线型的卷积定义了传统的Voigt(VP)线型,其中包含多普勒和洛伦兹形状作为两种极限情况。VP采用Γ_D 、Γ和Δ来表征Voigt线型。Γ_D为多普勒半高全宽,Γ为洛伦兹半高全宽,Δ为压力引起的线型移动。在对于光谱的实际拟合过程中,通常将高斯线宽固定为多普勒效应,计算得到的理论值Γ_D,而放开拟合碰撞展宽Γ。

2020-04-05

空空如也

TA创建的收藏夹 TA关注的收藏夹

TA关注的人

提示
确定要删除当前文章?
取消 删除