- 博客(9)
- 收藏
- 关注
原创 好用的AI大模型
目前来看Chat GPT性能仍然优于国产AI,在问答、解题、识图等方面幻觉已经很小了,马斯克的grok绘图能力强大,谷歌新推出的AI也很强,但谷歌的账户在国内注册有些麻烦。平均下来一个月不到12,感觉性价比算是比较高的。在国内想使用以上AI的话可是点击下面的连接。
2025-12-05 23:09:02
90
原创 cadence大学计划用户账号申请
tracyzhu是中国人,人品很好的,可以直接中文发邮件给他,但他会要求你使用学校的教育邮箱给他发消息,如果自己的学校不是cadence大学计划的有效会员的话是无法通过申请的。1、给tracyzhu@cadence.com发邮件,申请大学计划用户账号。3、把申请表发给UniversityProgram@cadence.com。
2025-11-03 20:13:14
118
2
原创 CMOS模拟集成电路学习笔记——频率特性
在多级放大电路(尤其是运算放大器)中,将第一级的极点 “压低”,目的是保证电路的稳定性,同时优化频率特性:多级放大电路在未补偿时,通常存在多个极点( fp1、fp2 等)。输出节点的容性负载决定了第一级的极点频率。其容值会影响第一级输出节点的寄生电容大小,进而改变第一级的极点位置(极点频率 fp∝C⋅R1,C 包含 CGD4,R 是第一级输出电阻)。如果栅极电位近似固定(交流下可视为 “地”),那么 CGD7 就相当于 “M 的漏极(输出节点)到地” 的电容(因为栅极电位≈地电位)。
2025-10-22 11:02:57
869
原创 candence——virtuoso 元件库命名规则
技术手册原文如下器件参数含义:项目地址: https://gitcode.com/Open-source-documentation-tutorial/a1930。
2025-08-29 20:45:52
1026
原创 STM328x8 ASCII字符点阵
{0x00,0x00,0x00,0x00,0x00,0x00,0x00,0x00}, // 空格 (32)// 大写字母A-Z。
2025-08-21 15:01:25
348
原创 CMOS模拟集成电路学习笔记——NMOS与PMOS箭头符号
而在没有衬底的三端画法中,箭头表示从隐含衬底与源极之间的PN结方向,例如在NMOS中,(P→N),因衬底隐藏,箭头画在源极。,而非源/漏电极本身。
2025-08-02 00:07:18
2468
原创 输入输出阻抗的总结
表征输入端对前级信号源的负载特性。以MOS管为例,栅极作为输入端,向内看入时有一层薄的SiO2绝缘层,所以输入阻抗可视为无穷大。输入阻抗决定了在源(
2025-07-25 21:08:52
561
空空如也
空空如也
TA创建的收藏夹 TA关注的收藏夹
TA关注的人
RSS订阅