1.冯 ?诺依曼型计算机的设计思想是存储H并按G顺序执行,它的主要组成部分包括:运算器、
F 、
B
、适配器与
A
。
A. I/O
设备
B.
控制器
C. 缓冲器
D. 译码器
E. 寄存器
F. 存储器
G.
地址
H. 程序
2.为了提高浮点数的表示精度,当尾数不为
C
时,通过修改阶码并移动小数点,使尾数域的最高有效
位为 D
,这称为浮点数的规格化表示。在
IEEE754 标准中,对于一个规格化的
32 位浮点数,其尾数域
所表示的值是 B
,这是因为规格化的浮点数的尾数域最左(最高有效位)总是
D
,故这一位经常不
予存储,而认为隐藏在小数点的左边,这可以使尾数表示范围多一位,达
G 位。
A. 0.M
B. 1.M
C. 0
D. 1
E. 22
F. 23
G. 24
H. 25
3. cache 是介于 CPU和 E
之间的 H
容量存储器,能高速地向
CPU提供 A
和数据,从而加快程序
的执行速度。 cache 由高速的 F
组成,全部功能都由
C
实现,因而对程序员是透明的。
A. 指令
B. DRAM
C. 硬件
D. 软件
E. 主存
F. SRAM
G. 大
H. 小
4.堆栈是一种特殊的
H
寻址方式,采用“
F
”原理。计算机的 CPU中有一组专门的寄存器,称为串
联堆栈,又称为 A
堆栈。而
B
堆栈则是由程序员设置出来作为堆栈使用的一部分
C 。
A. 寄存器
B. 存储器
C.
主存储器
D. 辅助存储器
E. 先进先出
F.
先进后出
G. 指令
H.
数据
5.广义地讲, F 有着两种含义:一是 G
,指两个以上事件在
A
发生;二是 H
,指两个以上事
件在 C
间隔内发生。
A. 同一时刻
B.
不同时刻
C. 同一时间
D.
不同时间
E. 串行性
F. 并行性
G. 同时性
H. 并发性
6. RISC的三个基本要素是: (1)
一个有限的 E
的 C ;(2)CPU 配备大量的 B ;(3) 强调对指令 G 的 D
。
A. 专用寄存器 B.
通用寄存器 C.
指令集
D. 优化
E. 简单
F.
复杂
G. 流水线
H. 超标量
7.为了解决多个主设备同时
C
总线 G
权的问题, 必须具有总线仲裁部件,
以某种方式选择其中一个
主设备作为总线的下一次主方。
仲裁方式分为
A
仲裁和 B
仲裁两类:前者需要 E
,后者则不需要。
A. 集中式
B. 分布式
C.
竞争
D. 分享
E. 中央仲裁器 F.
分布仲裁器 G.
控制
H. 共享
8. B
的基本任务是按照 H
所排的指令序列, 从 F
取出指令操作码到 B
中,对指令操作码译码
分析,执行指令操作。适配器的作用是保证
A
用计算机系统特性所要求的形式发送或接收信息。
A. I/O
设备
B.
控制器
C.
缓冲器
D. 译码器
E. 寄存器
F. 存储器
G. 地址
H. 程序
9.在奇偶校验中, 只有当数据中包含有 A
个 1 时,
奇校验位 C=0;只有当数据中包含有
B
个 1 时 ,
偶
校验位 C= C 。奇偶校验可提供单个错误检测
, 但无法检测
E
错误 , 更无法识别错误信息的
G 。
A. 奇数
B. 偶数
C. 0
D. 1
E. 多个
F.
内容
G. 位置
H.
来源
10. MOS半导体存储器中, D
的外围电路简单,速度 G
,但其使用的器件多,集成度不高;
C
可
大幅度提高集成度,但由于
F
操作,外围电路复杂,速度
H
。
A. ROM
B. RAM
C. DRAM
D. SRAM
11.指令格式就是 G 用二进制代码表示的结构形式,
通常由 A
字段和 F
字段组成, 前者表征指令
的操作特性与功能,后者通常指定参与操作的
B
的 E
。
A. 操作码 B.
操作数
C. 操作特性
D. 数据字
E. 地址
F. 地址码
G. 指令字
H. 功能字
12.根据设计方法不同,
B
控制器可分为三种:第一种称为G
控制器,它是采用时序逻辑技术来实
现的;第二种称为
A
控制器,它是采用 E
逻辑来实现的;第三种是前两种方式的F 。
A.
微程序 B.
操作
C. 指令
D. 时间
E.
存储
F. 组合
G. 硬布线 H. 软布线
13.一条 C 是由若干条 G
组成的序列(通常叫做 E
)来实现的,而 E
的总和便可实现整个的 D 。
A.
微操作 B.
宏操作
C. 机器指令
D.
指令系统
E.
微程序 F