【iCore4 双核心板_FPGA】例程四:Signal Tapll 实验——逻辑分析仪

本文介绍了一种使用Verilog HDL实现的三色LED轮流闪烁的电路设计方法。通过一个计数器控制LED的切换频率,并详细展示了核心代码实现过程。

实验现象:

三色led轮流闪烁,具体的逻辑分析仪使用教程请参考iCore3逻辑分析仪例程

核心代码:

module signal_ctrl(
    input clk_25m,
    input rst_n,
    output fpga_ledr,
    output fpga_ledg,
    output fpga_ledb
);
//--------------------cnt_led-------------------------------//    
reg led_clk;

always @(posedge clk_25m or negedge rst_n)
    if (!rst_n)
        begin
            led_clk <= 1'd0;
            cnt_led <= 25'd0;
        end
    else if(cnt_led == 25'd8000000)
        begin
            cnt_led <= 25'd0;
            led_clk <= ~led_clk;
        end
    else cnt_led <= cnt_led + 1'd1;

//--------------------led----------------------------------//            
reg [2:0]led;
reg [24:0]cnt_led;

always @(posedge led_clk or negedge rst_n)
    if (!rst_n)
        begin
            led <= 3'd1;
        end
    else
        begin
            if (led[2])
                begin
                    led <= 3'd1;
                end
            else 
                begin
                    led <= led << 1'd1;
                end
        end

assign {fpga_ledr,fpga_ledg,fpga_ledb} = ~led;

//--------------------endmodule--------------------------//    
endmodule

源代码下载链接:

链接:http://pan.baidu.com/s/1pLyUgQJ 密码:1qfu

iCore4链接:

评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值