modelsim仿真xilinx ram输出均为0

在使用Vivado 2018.3生成的RAM IP进行ModelSim仿真时,遇到doutb输出始终为0的问题。通过对比发现,时钟设置过小是导致此现象的原因。解决方法包括延长RAM空闲时间,确保初始化完成后再进行操作。

摘要生成于 C知道 ,由 DeepSeek-R1 满血版支持, 前往体验 >

现象

在vivado2018.3下生成了RAM IP,丢到modelsim中仿真发现doutb输出均为0。调整AB端口的时钟速率,发现低于5ns不行,输出为0。但5ns以上正常。

解决方法

比对了vivado自带的仿真和modelsim的仿真,时钟设置过小的时候,结果均为0。排除软件问题。

*延长RAM空闲时间,之后才去操作,避免内部还没有初始化完成就去操作。真是老了,犯这个错误,哈哈。

以上

转载于:https://www.cnblogs.com/kingstacker/p/10975131.html

评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值