cdn与gnd接地_连续渐近式模拟数字转换器及控制方法与流程

本发明有关于一种模拟数字转换器,特别是有关于一种连续渐近式模拟数字转换器。

背景技术:

随着科技的进步,电子产品的种类及功能愈来愈多。在大部分的电子产品中,具有一模拟数字转换器(adc),用以将一模拟信号转换成一数字信号,以供其它元件使用。

技术实现要素:

本发明提供一种连续渐近式模拟数字转换器,用以将一第一模拟信号转换成一数字信号,并包括一第一电容群组、一第二电容群组、一比较电路以及一控制电路。第一电容群组具有多个电容。第二电容群组具有多个电容。第一及第二电容群组的所有电容均耦接共同节点。比较电路具有一第一输入端以及一第二输入端,并根据第一及第二输入端的电压产生一比较结果。第一输入端耦接共同节点。控制电路根据比较结果产生数字信号。当控制电路操作在一取样模式下时,在一第一期间,控制电路提供第一模拟信号予第一电容群组的所有电容,并提供一第一电压予共同节点以及第二电容群组里的所有电容。在一第二期间,控制电路停止提供第一电压予共同节点并提供一第二电压予第二电容群组里的所有电容。当控制电路操作在一数据转换模式下时,控制电路依序读取第一电容群组的所有电容的电压值。每当控制电路读取第一电容群组的至少一特定电容的电压值后,控制电路电性浮置第二电容群组的一电容。

本发明另提供一种控制方法,其适用于一连续渐近式模拟数字转换器。连续渐近式模拟数字转换器具有一第一电容群组、一第二电容群组以及一比较电路。第一及第二电容群组耦接比较电路的一输入端。在一第一期间,提供一模拟信号予该第一电容群组;提供一第一电压予该第二电容群组及该比较电路的该输入端。在一第二期间,停止提供该第一电压予该比较电路的该输入端;提供一第二电压予该第二电容群组。在一第三期间,依序读取该第一电容群组的每一电容的电压值;每当第一电容群组的至少一特定电容的电压值被读取后,电性浮置第二电容群组的一电容。

附图说明

图1为本发明的连续渐近式模拟数字转换器的一可能示意图。

图2为本发明的连续渐近式模拟数字转换器的另一可能示意图。

图3为本发明的连续渐近式模拟数字转换器的另一可能示意图。

图4为本发明的连续渐近式模拟数字转换器的另一可能示意图。

图5a-图5e为本发明的连续渐近式模拟数字转换器的动作示意图。

图6为本发明的连续渐近式模拟数字转换器的控制方法的流程示意图。

附图标记:

100、200、300、500:连续渐近式模拟数字转换器;

110、120、310a、310b、320a、320b、520、530:电容群组;

130、140、150、330a、330b、340a、340b、350a、350b:切换电路;

160、360、540:比较电路;

170、370:逻辑电路;

180:控制电路;

nd、nd1、nd2:共同节点;

vin1、vin2:模拟信号;

dout:数字信号;

d0~dn:位;

ca1~can、cb1~cbm、cd1~cdn、ce1~cem、511、512、531、532:电容;

vrefp、vrefm:参考电压;

swa1~swan、swb1~swbm、swcc、swd1~swdn、swe1~swem、swcf、511~516:开关;

bf1~bfm、551、552:缓冲器;

dvdd、gnd、vdd_l、v1~v3:电压;

161、361、541:非反相输入端;

162、362、542:反相输入端;

cp:比较结果;

sca1~scan、scb1~scbm、sc150、scc、scd1~scdn、sce1~scem、sc350a、sc350b、scf:控制信号;

cc、cf、525:额外电容;

s611~s613:步骤。

具体实施方式

为让本发明的目的、特征和优点能更明显易懂,下文特举出实施例,并配合所附图式,做详细的说明。本发明说明书提供不同的实施例来说明本发明不同实施方式的技术特征。其中,实施例中的各元件的配置是为说明之用,并非用以限制本发明。另外,实施例中图式标号的部分重复,是为了简化说明,并非意指不同实施例之间的关联性。

图1为本发明的连续渐近式模拟数字转换器的一可能示意图。连续渐近式模拟数字转换器(successiveapproximationregisteranalog-to-digitalconverter;saradc)100用以将一模拟信号vin1换成一数字信号dout。数字信号dout是由多个位d0~dn所构成。在本实施例中,连续渐近式模拟数字转换器100包括,电容群组110及120、切换电路130、140及150、一比较电路160以及一逻辑电路170。

电容群组110具有电容ca1~can。电容ca1~can共同耦接一共同节点nd。本发明并不限定电容群组110的电容数量。在一可能实施例中,电容群组110的电容数量与数字信号dout的位数量有关。举例而言,当电容群组110的电容数量愈多时,数字信号dout的位数量愈多。因此,连续渐近式模拟数字转换器100具有较高的解析度。在本实施例中,电容ca2~can的每一个的容值为电容ca1的整数倍。举例而言,电容ca2的容值为电容ca1的2倍,电容ca3的容值为电容ca2的2倍。

电容群组120具有电容cb1~cbm。电容cb1~cbm耦接共同节点nd。本发明并不限定电容群组120的电容数量。在一可能实例中,电容群组120的电容数量等于电容群组110的电容数量。在另一实施例中,电容群组120的电容数量少于电容群组110的电容数量。举例而言,电容群组120的电容数量为电容群组110的电容数量的一半。在本实施例中,电容cb2~cbm的每一个的容值为电容cb1的整数倍。举例而言,电容cb2的容值为电容cb1的2倍,电容cb3的容值为电容cb2的2倍。在其它实施例中,电容群组120的所有电容的容值总和等于电容群组110的所有电容的容值总和。

切换电路130耦接电容群组110,并接收模拟信号vin1、参考电压vrefp及vrefm。在本实施例中,切换电路130具有多个开关swa1~swan。开关swa1~swan一对一地耦接电容ca1~can。举例而言,开关swa1耦接电容ca1,开关swan耦接电容can。在一可能实施例中,开关swa1~swan的每一个根据相对应的控制信号传送模拟信号vin1、参考电压vrefp或vrefm予相对应的电容。举例而言,开关swa1根据控制信号sca1传送模拟信号vin1、参考电压vrefp或vrefm予电容ca1。同样地,开关swan根据控制信号scan传送模拟信号vin1、参考电压vrefp或vrefm予电容can。在一可能实施例中,参考电压vrefp高于参考电压vrefm。

切换电路140耦接电容群组120,并接收电压v1及v2。在本实施例中,切换电路140具有多个开关swb1~swbm。开关swb1~swbm一对一地耦接电容cb1~cbm。举例而言,开关swb1耦接电容cb1,开关swbm耦接电容cbm。开关swb1~swbm的每一个根据相对应的控制信号传送电压v1或v2予相对应的电容。举例而言,开关swb1根据控制信号scb1传送电压v1或v2予电容cb1,开关swbm根据控制信号scbm传送电压v1或v2予电容cbm。在其它实施例中,开关swb1~swbm的每一个可能根据相对应的控制信号停止传送电压v1及v2予相对应的电容。以开关swb1为例,当开关swb1根据控制信号scb1停止传送电压v1及v2予电容cb1时,电容cb1为电性浮置(floating)。在一可能实施例中,电压v1大于电压v2。在另一可能实施例中,电压v1小于电压v2。

在一可能实施例中,切换电路140更具有缓冲器bf1~bfm。缓冲器bf1~bfm的每一个耦接于一相对应的电容与一相对应的开关之间,用以放大开关swb1~swbm所输出的电压。举例而言,缓冲器bf1耦接于电容cb1与开关swb1之间,缓冲器bfm耦接于电容cbm与开关swbm之间。在其它实施例中,缓冲器bf1~bfm可省略。在此例中,电容cb1~cbm直接耦接开关swb1~swbm。

切换电路150耦接共同节点nd,并根据控制信号sc150提供一电压dvdd予共同节点nd。在一可能实施例中,电压dvdd等于电压v1。

比较电路160具有一非反相输入端161以及一反相输入端162。在本实施例中,比较电路160的非反相输入端161耦接共同节点nd,比较电路160的反相输入端162接收一接地电压gnd。比较电路160比较非反相输入端161及反相输入端162的电压,用以产生一比较结果cp。在本实施例中,比较电路160的操作电压为电压vdd_l及gnd,其中电压vdd_l高于电压gnd。在比较电路160接收到电压vdd_l及gnd后,比较电路160开始比较非反相输入端161及反相输入端162的电压。在一可能实施例中,电压dvdd与v1等于电压vdd_l,电压v2等于接地电压gnd。在另一可能实施例中,电压dvdd与v1等于电压vdd_l,电压v2等于一数字接地电压。在一可能实施例中,电压v2为一负电压。

逻辑电路170根据比较结果cp,产生数字信号dout以及控制信号sca1~scan、scb1~scbm、sc150。控制信号sca1~scan用以控制开关swa1~swan。控制信号scb1~scbm用以控制开关swb1~swbm。控制信号sc150用以控制切换电路150。在一可能实施例中,逻辑电路170与切换电路130、140、150构成一控制电路180,用以决定提供予电容群组110及120的电压。

举例而言,当控制电路180操作在一取样模式下时,在一第一期间,控制电路180提供模拟信号vin1予电容群组110的电容ca1~can,并提供电压dvdd予共同节点nd。在第一期间,控制电路180也提供电压v1予电容群组120的电容cb1~cbm。

本发明并不限制控制电路180如何提供电压予电容群组110及120。在一可能实施例中,逻辑电路170根据本身所储存的一程式码,产生控制信号sca1~scan、scb1~scbm、sc150。举例而言,逻辑电路170通过控制信号sca1~scan命令开关swa1~swan传送模拟信号vin1予电容ca1~can。在此例中,逻辑电路170通过控制信号scb1~scbm命令开关swb1~swbm传送电压v1予电容cb1~cbm,并通过控制信号sc150命令切换电路150传送电压dvdd予共同节点nd。

在取样模式的一第二期间,控制电路180停止提供电压dvdd予共同节点nd,并提供电压v2予电容群组120里的所有电容cb1~cbm。此时,控制电路180继续提供模拟信号vin1予电容群组110的电容ca1~can。

在一可能实施例中,逻辑电路170执行本身所储存的程式码,用以通过控制信号scb1~scbm命令开关swb1~swbm传送电压v2予电容cb1~cbm,并通过控制信号sc150命令切换电路150停止传送电压dvdd予共同节点nd。在此例中,逻辑电路170维持控制信号sca1~scan,用以命令开关swa1~swan继续传送模拟信号vin1予电容ca1~can。

由于电容群组120耦接共同节点nd,并且切换电路140在不同期间提供不同的电压予电容群组120,故可调整共同节点nd的电压。举例而言,假设电容群组120的总容值等于电容群组110的总容值。在此例中,当切换电路140的输出电压由电压v1改变至电压v2时,电容模组110与120串联于模拟信号vin1与电压v2之间。如果电压v2为一接地电压gnd,则共同节点nd的电压约为电压dvdd的一半。

由于共同节点nd的电压被拉低,故比较电路160的非反相输入端161的电压较低。因此,比较电路160不需使用高压元件,故可减少元件成本。再者,藉由调整电容模组120里的电容cb1~cbm的容值,便可调整共同节点nd的电压。因此,不需额外设置一电压产生电路。

当控制电路180离开取样模式并进入一数据转换模式时,控制电路180依序读取电容群组110的电容ca1~can的电压值。每当控制电路180读取电容群组110的至少一特定电容的电压值时,控制电路180电性浮置电容群组120的一电容。本发明并不限定控制电路180如何读取电容ca1~can的电压值。稍后以下将通过图5a~图5e说明控制电路180如何读取电容ca1~can的电压值。

图2为本发明的连续渐近式模拟数字转换器的另一示意图。图2相似图1,不同之处在于图2的连续渐近式模拟数字转换器200多了一额外电容cc以及一开关swcc。额外电容cc耦接共同节点nd。在一可能实施例中,电容群组110的总容值与额外电容cc的容值的总合等于电容群组120的总容值。在其它实施例中,藉由调整电容模组120里的电容cb1~cbm以及额外电容cc的容值,便可调整共同节点nd的电压。举例而言,共同节点nd的电压可能是电压dvdd的三分之一或四分之一。

开关swcc耦接额外电容cc,并根据控制信号scc提供电压v3予额外电容cc。在一可能实施例中,控制信号scc是由逻辑电路170所产生。在取样模式下,开关swcc提供电压v3予额外电容cc。在数据转换模式下,当控制电路180读取电容群组110的一特定电容的电压值时,开关swcc停止提供电压v3予额外电容cc。此时,额外电容cc为电性浮置。

在一可能实施例中,电压v3为一接地电压gnd。在另一可能实施例中,电压v3等于电压v2。在其它实施例中,开关swcc可省略。当开关swcc省略时,电容cc直接接收电压v3。在此例中,不论控制电路180操作在取样模式或数据转换模式,额外电容cc持续接收电压v3。

图3为本发明的连续渐近式模拟数字转换器的另一示意图。在本实施例中,连续渐近式模拟数字转换器300包括,电容群组310a、320a、310b及320b、切换电路330a、340a、330b、340b、350a及350b、一比较电路360以及一逻辑电路370。

电容群组310a具有电容ca1~can。电容ca1~can耦接共电节点nd1。由于电容群组310a的电容ca1~can的特性与图1的电容群组110的电容ca1~can的特性相同,故不再赘述。另外,电容群组320a具有电容cb1~cbm。电容cb1~cbm耦接共电节点nd1。由于电容群组320a的电容cb1~cbm的特性与图1的电容群组120的电容cb1~cbm的特性相同,故不再赘述。

切换模组330a具有开关swa1~swan。由于切换模组330a的开关swa1~swan的特性与图1的切换模组130的开关swa1~swan的特性相似,故不再赘述。切换模组340a具有开关swb1~swbm。开关swb1~swbm分别耦接电容cb1~cbm。由于切换模组340a的开关swb1~swbm的特性与图1的切换模组140的开关swb1~swbm的特性相同,故不再赘述。在其它实施例中,切换模组340a更具有多个缓冲器(未显示)。在此例中,每一缓冲器耦接在一电容与一开关之间。由于切换模组340a的特性与图1的切换模组140的特性相同,故不再赘述。

切换模组350a根据控制信号sc350a提供电压dvdd予共同节点nd1。由于切换模组350a的特性与图1的切换模组150的特性相似,故不再赘述。

电容群组310b具有电容cd1~cdn。电容cd1~cdn均耦接共同节点nd2。由于电容群组310b的电容cd1~cdn的特性与电容群组310a的电容ca1~can的特性相似,故不再赘述。在一可能实施例中,电容群组310b的电容数量相同于电容群组310a的电容数量。在另一可能实施例中,电容群组310a的总容值相同于电容群组310b的总容值。

切换模组330b具有开关swd1~swdn。开关swd1~swdn分别根据控制信号scd1~scdn提供模拟信号vin2、参考电压vrefp或vrefm予电容模组310b的电容cd1~cdn。在一可能实施例中,模拟信号vin1与vin2为一差动信号对(differentialsignalpair)。由于切换模组330b的开关swd1~swdn特性与切换模组330a的开关swa1~swan相似,故不再赘述。

电容群组320b具有电容ce1~cem。电容ce1~cem均耦接共同节点nd2。由于电容群组320b的电容ce1~cem的特性与电容群组320a的电容cb1~cbm的特性相同,故不再赘述。在一可能实施例中,电容群组320b的电容数量相同或不同于电容群组320a的电容数量。在另一可能实施例中,电容群组320b的总容值相同于电容群组320a的总容值。

切换模组340b具有开关swe1~swem。开关swe1~swem分别耦接电容ce1~cem。开关swe1~swem根据控制信号sce1~scem提供电压v1或v2予电容ce1~cem。在其它实施例中,切换模组340b更具有多个缓冲器(未显示)。在此例中,每一缓冲器耦接一电容与一开关之间。由于切换模组340b的开关swe1~swem的特性与切换模组340a的开关swb1~swbm的特性相同,故不再赘述。

切换模组350b根据控制信号sc350b提供电压dvdd予共同节点nd2。由于切换模组350b的特性与切换模组350a的特性相似,故不再赘述。

比较电路360的非反相输入端361耦接共同节点nd1。比较电路360的反相输入端362耦接共同节点nd2。比较电路360比较非反相输入端361与反相输入端362的电压,用以产生一比较结果cp。逻辑电路370根据比较结果cp产生数字信号dout以及控制信号sca1~scan、scb1~scbm、scd1~scdn、sce1~scem、sc350a以及sc350b。在本实施例中,切换电路330a、330b、340a、340b、350a、350b与逻辑电路370构成一控制电路。

在一取样模式的第一期间,该控制电路提供模拟信号vin1予电容群组310a的电容ca1~can,并提供模拟信号vin2予电容群组310b的电容cd1~cdn。此时,该控制电路提供电压dvdd予共同节点nd1以及nd2。在此期间,该控制电路提供电压v1予电容群组320a的电容cb1~cbm以及电容群组320b的电容ce1~cem。

在取样模式的一第二期间,该控制电路停止提供电压dvdd予共同节点nd1及nd2,并改提供电压v2予电容群组320a的电容cb1~cbm以及电容群组320b的电容ce1~cem。假设,电容群组310a、310b、320a及320b的总容值均相同。在此例中,共同节点nd1及nd2的电压均约略等于电压dvdd的一半。

在一数据转换模式下,该控制电路依序读取电容群组310a以及310b的所有电容的电压值。在本实施例中,每当该控制电路读取电容群组310a的至少一特定电容的电压值,该控制电路电性浮置电容群组320a的一电容。同样地,每当该控制电路读取电容群组310b的至少一特定电容的电压值时,该控制电路电性浮置电容群组320b的一电容。

以电容群组310a为例,在该控制电路读取电容群组310a的一电容的电压值后,该控制电路电性浮置电容群组320a的一电容。因此,在该控制电路读取电容群组310a的所有电容的电压值后,电容群组320a的所有电容均为浮置状态。

图4为本发明的连续渐近式模拟数字转换器的另一示意图。图4相似图3,不同之处在于图4多了额外电容cc、cf、开关swcc及swcf。如图所示,额外电容cc耦接共同节点nd1。在一可能实施例中,电容群组310a的总容值与额外电容cc的容值的总合等于电容群组320a的总容值。在其它实施例中,藉由调整电容模组320a里的电容cb1~cbm以及额外电容cc的容值,便可调整共同节点nd1的电压。举例而言,共同节点nd1的电压可能是电压dvdd的三分之一或四分之一。

开关swcc耦接额外电容cc,并根据控制信号scc提供电压v3予额外电容cc。在一可能实施例中,控制信号scc是由逻辑电路370所产生。在取样模式下,开关swcc提供电压v3予额外电容cc。在数据转换模式下,当电容群组310a的一特定电容的电压值被读取时,开关swcc停止提供电压v3予额外电容cc。此时,额外电容cc为电性浮置。

额外电容cf耦接共同节点nd2。在一可能实施例中,电容群组310b的总容值与额外电容cf的容值的总合等于电容群组320b的总容值。由于额外电容cf的特性与额外电容cc的特性相同,故不再赘述。开关swcf耦接额外电容cf,并根据控制信号scf提供电压v3予额外电容cf。由于开关swcf的特性与开关swcc的特性相同,故不再赘述。

在一可能实施例中,电压v3为一接地电压gnd。在另一可能实施例中,电压v3等于电压v2。在其它实施例中,开关swcc与swcf的至少一者可省略。以开关swcc为例,当开关swcc省略时,电容cc直接接收电压v3。在此例中,不论控制电路180操作在取样模式或数据转换模式,额外电容cc持续接收电压v3。

图5a~图5e为本发明的连续渐近式模拟数字转换器的动作示意图。为方便说明,图5a~图5e仅显示开关511~515、电容群组520及530、缓冲器551及552以及一比较电路540,但并非用以限制本发明。在其它实施例中,连续渐近式模拟数字转换器500具有其它数量的开关及缓冲器。在一些实施例中,连续渐近式模拟数字转换器500更具有一逻辑电路(如图1的符号170)。

在本实施例中,电容群组520及530的特性相似图1的电容群组110及120。为方便说明,电容群组520仅具有电容511及512,并且电容群组530仅具有电容531及532。在本实施例中,电容511的容值大于电容512的容值。另外,电容531及532的容值分别等于电容521与522的容值。在其它实施例中,电容群组520及530具有其它数量的电容。另外,开关511~515分别根据相对应的控制信号传送相对应的电压予相对应的电容。为方便说明,图5a~图5e未显示控制信号。

图5a及图5b所显示的连续渐近式模拟数字转换器500是操作在取样模式。在第一期间(请参考图5a),开关511及512提供模拟信号vin1予电容521及522,并且开关513及514提供电压v1予电容531及532。此时,开关515提供电压dvdd予比较电路540的非反相输入端541。在其它实施例中,连续渐近式模拟数字转换器500更具有一额外电容525以及一开关516。在此例中,在第一期间,开关516提供电压v3予电容525。

在第二期间(请参考图5b),开关513及514提供电压v2予电容531及532,并且开关515停止提供电压dvdd予比较电路540的非反相输入端541。此时,开关511及512继续提供模拟信号vin1予电容521及522。另外,开关516继续提供电压v3予电容525。

图5c~图5d所显示的连续渐近式模拟数字转换器500是操作在一数据转换模式。在此模式下(如称第三期间),连续渐近式模拟数字转换器500先读取电容521的电压。在一可能实施例中,开关511提供参考电压vrefp予电容521,并且开关512提供参考电压vrefm予电容522。比较电路540比较非反相输入端541及反相输入端542的电压,用以产生比较结果cp。一逻辑电路(未显示)根据比较结果cp,得知电容521的电压。举例而言,如果电容521的电压大于一第一预设值,开关511固定提供参考电压vrefp予电容521。如果电容521的电压小于第一预设值,开关511固定提供参考电压vrefm予电容521。

假设,电容521的电压小于第一预设值。因此,在一第四期间(如图5d所示),开关511提供参考电压vrefm予电容521。在此期间,连续渐近式模拟数字转换器500读取电容522的电压。因此,开关512提供参考电压vrefp予电容522。在一可能实施例中,在第四期间,开关513停止提供电压v2予电容531。因此,电容531的一端为浮动位准。

在第四期间,比较电路540根据非反相输入端541及反相输入端542的电压,产生比较结果cp。逻辑电路(未显示)根据比较结果cp,得知电容522的电压。同样地,如果电容521的电压大于一第二预设值,开关512固定提供参考电压vrefp予电容522。如果电容522的电压小于第二预设值,开关512固定提供参考电压vrefm予电容522。

假设,电容522的电压大于第二预设值。因此,在图5e中,开关512提供参考电压vrefp予电容522。在一可能实施例中,在得知电容522的电压后,开关514停止提供电压v2予电容532。因此,电容532的一端为浮动位准。在其它实施例中,当电容群组520及530具有更多的电容时,每当电容群组520的一特定电容的电压被读取时,电容群组530的一电容便会被浮置。

本发明并不限定开关513及514何时停止传送电压予电容531及532。在一可能实施例中,在得知电容521的电压后,开关513停止提供电压v2予电容531。在此例中,在得知电容522的电压后,开关514停止提供电压v2予电容532。在其它实施例中,在得知电容521的电压后,开关513继续提供电压v2予电容531,在得知电容522的电压后,开关513才停止提供电压v2予电容531。

由于电容群组530里的电容逐渐电性浮置,故可避免影响连续渐近式模拟数字转换器500的解析度。再者,在取样模式的第二期间,停止提供电压dvdd予比较电路540的非反相输入端,并提供电压v2予电容531及532,故可避免比较电路540的输入电压超出范围(如大于比较电路540的操作电压vdd_l)。

图6为本发明的控制方法的流程示意图。本发明的控制方法适用于一连续渐近式模拟数字转换器。连续渐近式模拟数字转换器具有一第一电容群组、一第二电容群组以及一比较电路。第一及第二电容群组耦接比较电路的一输入端。为方便说明,以图1的连续渐近式模拟数字转换器100为例。

在一第一期间,提供一模拟信号(vin1)予第一电容群组(如110),并提供一第一电压(如v1)予第二电容群组(如120)及比较电路的输入端(如161)(步骤s611)。在一可能实施例中,第一电压约略等于比较电路的高操作电压。

在一第二期间,停止提供第一电压予比较电路的输入端(如161),并提供一第二电压(如v2)予第二电容群组(如120)(步骤s612)。在此期间,第一电容群组(如110)继续接收模拟信号(vin1)。在一可能实施例中,第二电压约略等于比较电路的低操作电压。

在一第三期间,依序读取第一电容群组(如110)的每一电容的电压值(步骤s613)。由于电容的电压值的读取方式已叙述于图5c~图5e,故不再赘述。在本实施例中,每当第一电容群组(如110)的至少一特定电容的电压值被读取后,电性浮置第二电容群组(如120)的一电容。举例而言,当电容can的电压值被读取后,电性浮置电容cbm;当电容can-1的电压值被读取后,电性浮置电容cbm-1。

在其它实施例中,连续渐近式模拟数字转换器可能更具有一额外电容,如图2的cc。在此例中,在第一至第三期间,提供一第三电压(如v3)予额外电容cc。在另一可能实施例中,当第一电容群组(如110)的一特定电容(如ca1)的电压值被读取后,电性浮置额外电容cc。

本发明的控制方法,或特定型态或其部份,可以以程式码的型态存在。程式码可储存于实体媒体,如软碟、光碟片、硬碟、或是任何其他机器可读取(如电脑可读取)储存媒体,亦或不限于外在形式的电脑程式产品,其中,当程式码被机器,如电脑载入且执行时,此机器变成用以参与本发明的装置。程式码也可通过一些传送媒体,如电线或电缆、光纤、或是任何传输型态进行传送,其中,当程式码被机器,如电脑接收、载入且执行时,此机器变成用以参与本发明的装置。当在一般用途处理单元实作时,程式码结合处理单元提供一操作类似于应用特定逻辑电路的独特装置。

除非另作定义,在此所有词汇(包含技术与科学词汇)均属本发明所属技术领域中技术人员的一般理解。此外,除非明白表示,词汇于一般字典中的定义应解释为与其相关技术领域的文章中意义一致,而不应解释为理想状态或过分正式的语态。

虽然本发明已以较佳实施例揭露如上,然其并非用以限定本发明,任何所属技术领域中技术人员,在不脱离本发明的精神和范围内,当可作些许的更动与润饰。举例来,本发明实施例所系统、装置或是方法可以硬体、软体或硬体以及软体的组合的实体实施例加以实现。因此本发明的保护范围当视前附的申请专利范围所界定的为准。

评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值