reg类型变量综合电路_Verilog中reg型变量的综合效果(待补充)

博客介绍了Verilog中常用的wire和reg两种数据类型,指出reg型数据不一定综合成寄存器。通过一个实例,将输出信号Dout定义为reg型,但综合与实现结果是纯组合逻辑设计,未使用FF。

摘要生成于 C知道 ,由 DeepSeek-R1 满血版支持, 前往体验 >

在Verilog中最常用的两种数据类型是wire和reg,一般来说,wire型指定的数据和网线通过组合逻辑实现,而reg型指定的数据不一定用寄存器实现。也就是说reg型数据不一定综合成寄存器。下面的例子中将输出信号Dout定义为reg型,但是综合与实现结果却没有使用FF,该电路是一个纯组合逻辑设计。

module reg_cmd(

input Reset,

input CS,

input [7:0] Din,

input [1:0] Addr,

output reg[1:0] Dout

);

always@(Reset or CS or Addr or Din)

if(Reset)

Dout=0;

else if(!CS)

begin

case(Addr)

2'b00:Dout=Din[1:0];

2'b01:Dout=Din[3:2];

2'b10:Dout=Din[5:4];

default:Dout=Din[7:6];

endcase

end

else

Dout=2'bzz;

endmodule

如图所示综合结果为纯组合逻辑,没有用到FF。

评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值