自定义博客皮肤VIP专享

*博客头图:

格式为PNG、JPG,宽度*高度大于1920*100像素,不超过2MB,主视觉建议放在右侧,请参照线上博客头图

请上传大于1920*100像素的图片!

博客底图:

图片格式为PNG、JPG,不超过1MB,可上下左右平铺至整个背景

栏目图:

图片格式为PNG、JPG,图片宽度*高度为300*38像素,不超过0.5MB

主标题颜色:

RGB颜色,例如:#AFAFAF

Hover:

RGB颜色,例如:#AFAFAF

副标题颜色:

RGB颜色,例如:#AFAFAF

自定义博客皮肤

-+
  • 博客(20)
  • 收藏
  • 关注

原创 Simplicity Studio 下载安装指南

Simplicity Studio 是一个集成开发环境(IDE),专门为 Silicon Labs 的微控制器和无线设备提供支持。

2025-08-16 14:05:31 633

原创 simplicity studio V5 快速入门(efr32bg22版本)

【Silicon Labs 开发套件评测】+环境搭建及认识SSV5 - Silicon Labs测评专区 - 电子工程世界-论坛 - 手机版。编译ZIGBEE后报错“iostream_recommended_stream needs。断点运行异常,在没有打断点的地方停了下来。找不到代码窗口,如何恢复窗口布局。() 函数错误状态的正确方法。下载不完整,确认第二部分。下载:密码:1234。(需要解压后软件导入。

2025-08-04 11:30:57 1133

原创 运算放大器电阻选择

运放-2-放大器的电阻的选择_运放输入电阻大小怎么取-优快云博客

2025-07-28 18:51:37 169

原创 传导辐射都超标了,老师傅给我90种整改方法,不知道有没有留一手?

差共模分离的方法:在 AC 输入端加很多 X 电容,从小到大,这样可以把差模滤去,剩下的就是共模了,再与总的噪音相比较,就能看出差模的大小。1、150KHZ-1MHz,以差模为主,1-5MHz,差模和共模共同起作用,5MHz 以后基本上是共模。20、对于π型滤波电路有一个 BUCK 电容躺倒放在 PCB 上且靠近变压器此电容对传导 150KHZ-2MHZ 的L通道有干扰,改良方法是将此电容用铜泊包起来屏蔽接到地,或者用一块小的 PCB 将此电容与变压器和 PCB 隔开。20M 左右主要是电路开关的噪声。

2025-07-21 09:24:31 1470

原创 Allegro整体替换过孔的两种方式

Allegro整体替换过孔的两种方式 - 花小宝宝 - 博客园

2025-07-09 17:47:23 182

原创 Allegro-PCB封装更新

Allegro-PCB封装更新_allegro更新封装后更新pcb-优快云博客

2025-07-09 15:03:52 308

原创 关于 allegro的pcbEditor在使用过程中经常卡或者busy无响应 的解决方法

关于 allegro的pcbEditor在使用过程中经常卡或者busy无响应 的解决方法_allegro频繁卡死-优快云博客

2025-06-16 10:32:58 684

原创 Cadence Allegro 各文件作用

有时我们设计PCB 的外框及螺丝孔位置都是一样的, 比如显卡, 电脑主板, 每次设计PCB时要画一次板外框及确定螺丝孔位置, 显得较麻烦。封装的焊盘即为一个不规则形状的焊盘, 在建立此焊盘时要先将不规则形状焊盘的形状建成一个Shape Symbol, 然后在建立焊盘中调用此Shape Symbol。此绘图文件只供编辑用, 不能给Allegro 数据库调用。

2025-06-13 09:55:36 577

原创 OrCAD Capture 17.4 show footprint功能无法找到路径

OrCAD Capture 17.4 show footprint功能无法找到路径_orcad 17.4设置footprint路径-优快云博客

2025-06-11 14:58:33 245

原创 Cadence的orCAD下批量修改器件封装

Cadence的orCAD下批量修改器件封装_cadence批量修改封装-优快云博客

2025-06-09 17:57:21 280

原创 【119_PCB】阻抗匹配

阻抗匹配指通过调整输入阻抗和输出阻抗来使得电子器件满足一定条件,通常该条件是使得系统传输功率最大或者使得信号反射最小。例如,在无线传输系统中需要匹配射频发射设备和接受天线的阻抗以此来实现传输功率最大化。

2025-06-09 16:38:52 1677

原创 新建PCB+导入网表+元器件快速导入PCB_allegro怎么导入dra

Allegro学习笔记---2.新建PCB+导入网表+元器件快速导入PCB_allegro怎么导入dra-优快云博客

2025-06-09 15:45:17 266

原创 cadence 批量一次性修改title 页码标题等

cadence 批量一次性修改title 页码标题等_cadence页码更新-优快云博客

2025-05-24 18:04:22 510

原创 Orcad cadence 原理图 多页导出 pdf

无法打印的 ,要注意,一定要选择XPS。

2025-05-12 16:09:33 553 1

原创 DC-DC输出过冲原因及改善措施

2025-04-28 09:44:04 1018

转载 【硬件】超全讲解I2C的上拉电阻,都在这了

此处以LED举例:假设LED的压降是1.7V,需要高于1.7V的电压才能使LED导通,但是电流必须在LED的限定值以内。所以,我们将I2C设备接到5V系统的电路中时,SDA和SCL的电压高于3.5V时被识别为“高电平”,低于1.5V时被识别为“低电平”。在I2C 的电路中,I2C设备(芯片)的 SCL 和 SDA 的内部电路是“开漏”的,这意味着它们可以吸收电流,但无法提供电流。在I2C 的电路中,I2C设备(芯片)的 SCL 和 SDA 的内部电路是“开漏”的,这意味着它们可以吸收电流,但无法提供电流。

2025-04-27 16:14:06 2919 1

原创 cadence 绘制原理图,网络连接 ,添加封装

在使能之前需要先按照下图所示,把原理图中的sheet(页码)情况按实际情况改掉。在allegro中是首先生成网表,随后在pcb editor里面再导入封装库的。然而AD可以在封装管理器中管理封装,在没有PCB的情况下就可以一步到位。2.在pcb editor中添加封装库,随后封装库与封装名称自动匹配。这些都是在绘制原理图时可能会用到的快捷键,提升绘图的效率,相关的逻辑和其他主流绘图软件基本一致。每一个需要在两张原理图之间进行网络连接的引脚都需要按下图所示的格式在图纸中绘制出来。

2025-04-27 13:34:00 2099

原创 当两个模块电平不一样,且需要通信时,一定要用电平转换电路​

不同电平IO之间通讯方法

2025-04-26 20:05:36 973

原创 Candence 将别人的库提取到自己的工程中

我们可以打开原厂的参考设计图纸,直接复制该元件到我们的原理图中就好了,或者,我们可以一劳永逸,将该元件的symbol保存的我们的library中,方便我们以后项目中调用。我们在画原理图时,经常会遇到管脚非常多的IC,如果自己去画原理图Symbol那是一件非常痛苦的事情,怎样去偷懒?以RK3568工程为例,打开官方的reference 设计 右键Design Cache>>COPY。再将其复制到自己的工程中,就实现了将别人的库变成自己的。省去大量自己建库的时间。

2025-04-26 15:51:26 658

原创 Candence 17.2 软件学习笔记

元件库是可以复用的,也就是我们不需要每次设计电路板的时候都重新设计元件,我们可以使用以前的自己画的,或者是其他人的。但是绘制元件这个操作是我们必须学会的,也是必须掌握的,因为芯片的类型是无穷无尽的,如果我们遇到一个全新的芯片,我们无需到处找别人做好的元件,而是自己绘制。在打开软件前,可以先创建一个工程文件夹,然后在这个工程文件夹里面创建3个文件夹,分别用于存放原理图文件,封装,PCB文件,这是一个好习惯便于管理文件。第三,放置管脚阵列(Pin Array),管脚阵列可以同时放置多个管脚,实现快捷放置。

2025-04-25 23:19:31 1104

空空如也

空空如也

TA创建的收藏夹 TA关注的收藏夹

TA关注的人

提示
确定要删除当前文章?
取消 删除