数字集成电路版图设计
课堂学习中的数字集成电路版图设计随笔
迷路的小黑
不要懒了,起来学习!
展开
专栏收录文章
- 默认排序
- 最新发布
- 最早发布
- 最多阅读
- 最少阅读
-
数字集成电路版图设计(三)——加法器绘制
对之前的补充操作说正题之前,先讲讲之前(二)没涉及到的,但是(三)用到的额外操作吧:BUS连线Verilog版图仿真Verilog版图仿真首先Verilog版图仿真,在之前的(一)(二)中介绍了两种TB方式,一种是用pulse产生的脉冲,另一种就是基于Verilog的数模混合仿真。但在INV里版图用的是第一种。那么第二种在Layout绘制后的config里,会发现Environment里面没有switch view list就无法像之前那样直接添加calibre这次在config打开后的选项原创 2020-05-14 21:19:37 · 11822 阅读 · 7 评论 -
数字集成电路版图设计(附录)——持续补充...
SMIC13工艺版图设计规则术语:Width:宽度,最小边长度Space:一个形状外部到另一个形状外部的距离Extension:外延,从外边缘到内边缘的距离Enclosure:外壳overlap:重叠length:长度规则描述先写一些常用的DNW区:Deep N-Well design minnima1、最小宽度 3um2、两个DNW之间最小space 6um...原创 2020-04-23 14:04:36 · 20946 阅读 · 3 评论 -
数字集成电路版图设计(二)——Cadence IC简单的反相器版图设计
接着(一)来说,之前我们画了一个反相器的简单原理图。现在我们来画一个反相器简单的版图…当然我们不考虑细节,比如参数最小尺寸什么的…因为我是萌新,我也在摸索,先画个玩玩…简单的反相器版图设计和之前一样Cell View设置如下:简单说明一下,这个当然可以调用别人的mos直接做个反相器但是我们为了熟悉操作从基础做起…一点点画…这就是我们的画布,下面简单介绍一下。左面是图层选择器,右面是...原创 2020-04-22 18:33:27 · 15807 阅读 · 5 评论 -
数字集成电路版图设计(一)——Cadence IC原理图绘制与仿真
以下内容以记录一次反相器绘制为例子(数据啥的都不考虑了…因为我是个小萌新)绘制原理图New->library->name建立一个自己的库New->Cell view…进入注意:因为绘制原理图,所以Tool要填写Composer-Schematic,然后View name 自动填写,点击ok。进入下图界面每个功能介绍在左边,快捷键是冒号后面的内容。我们首先用i快捷...原创 2020-04-22 00:55:19 · 16894 阅读 · 6 评论
分享