- 博客(52)
- 资源 (13)
- 收藏
- 关注
原创 Python:使用pandas对excel数据筛选选择
直接筛选#DataFrame索引使用[],#直接索引语法:df[]1.1 直接筛选,选择单列数据:df["列"]1.2直接筛选,选择多列数据:df[["列1","列2"]](注意:多嵌套列)1.3直接筛选,选择多行数据:df[2:4]按照位置选取连续的行(切片),前闭后开。
2023-07-14 18:02:47
13075
原创 <<平凡的世界>>读后感
看完整本书以后,有一种余音绕梁,三日不绝的感觉。再接着看着看着,就感觉不由自主的陷进去了,就像我当初看《钢铁是怎样炼成》的的感觉,小说《平凡的世界》确实是一部人生的百科全书,作者通过对几个关键主人公的事迹将里面几乎,覆盖了对亲情(父母之间,兄弟之间,姐弟姊妹之间)、友情、爱情、同窗之情各种角度的深度描述刻画与提现,反映了文革(1966~1976)那段时间的社会面貌,平常老百姓的生活面貌,当代大学生的生活面貌,当代干部当官的生活面貌,工人阶级等衣食住行,政治,文化,经济,艺术都得以深刻的体现;
2023-04-14 14:27:00
350
原创 LTSPICE使用教程:导入第三方库模型进行仿真
LTSPICE导入第三方SPICE模型进行仿真,以英飞凌的第三方.lib模型为实例进行详解
2022-10-24 11:26:16
25679
17
原创 Candence PCB Si 仿真设计篇前导:IBIS模型与PKG介绍
最近在做项目时遇到了一个信号SI问题,想自己动手仿真一下,就自己研究了一下如何用Candece 下面的Allegro Sigrity SI进行PCB板级链路仿真:在仿真之前我们要做的第一个准备工作就是准备需要仿真的器件模型:IBIS模型以及PKG文件。IBIS(Input/Output Buffer Information Specification):输入输出缓冲器,是一个行为级模型,描述的是电压与电流、电压与时间的关系,也是一种基于V/I曲线的对于输入输出端口快速准确建模的方法,是反映芯片驱动和接受电气
2022-07-14 11:44:10
8024
转载 通信协议:TCP/IP
考虑最简单的情况:两台主机之间的通信。这个时候只需要一条网线把两者连起来,规定好彼此的硬件接口,如都用USB、电压10v、频率2.4GHz等,这一层就是物理层,这些规定就是物理层协议 。我们当然不满足于只有两台电脑连接,因此我们可以使用交换机把多个电脑连接起来,如下图:这样连接起来的网络,称为局域网,也可以称为以太网(以太网是局域网的一种)。在这个网络中,我们需要标识每个机器,这样才可以指定要和哪个机器通信。这个标识就是硬件地址MAC。硬件地址随机器的生产就被确定,永久性唯一。在局域网中,我们需要和另外的机
2022-06-02 16:39:02
2245
2
转载 器件选型篇:二极管之肖特基选型
二极管选型相对简单,相信每个硬件工程师,都有对比过肖特基二极管与PN结二极管的差异。差异无非有以下结果:表中参数,看看就好,并不严格,知道二者之间的相对大小就行了。了解了上面参数,基本就知道什么电路,该选什么类型的二极管了。能用PN结二极管的地方就用PN结二极管,因为价格便宜。肖特基二极管的优势主要在速度和压降,对这两个没要求的场景,那自然选择更便宜的由PN结构成的二极管。下面说个在实际工作中可能忽视的点。二极管导通电压VF:定义:VF为二极管正向导通时二极管
2022-05-26 17:33:20
14995
转载 器件选型篇:电容
一、电容的基本原理电容,和电感、电阻一起,是电子学三大基本无源器件;电容的功能就是以电场能的形式储存电能量。以平行板电容器为例,简单介绍下电容的基本原理如上图所示,在两块距离较近、相互平行的金属平板上(平板之间为电介质)加载一个直流电压;稳定后,与电压正极相连的金属平板将呈现一定量的正电荷,而与电压负极相连的金属平板将呈现相等量的负电荷;这样,两个金属平板之间就会形成一个静电场,所以电容是以电场能的形式储存电能量,储存的电荷量为Q。电容储存的电荷量Q与电压U和自身属性(也就是电容值C
2022-04-19 09:42:22
4021
转载 PID微分积分电路(转载)
很多朋友觉得PID是遥不可及,很神秘,很高大上的一种控制,对其控制原理也很模糊,只知晓概念性的层面,知其然不知其所以然,那么本文从另类视角来探究微分、积分电路的本质,意在帮助理解PID的控制原理。(PID:P表示比例控制;I表示积分控制;D表示微分控制)在认清微分、积分电路之前,我们都知道电容的特性:电容的电流超前电压相位90°,很多教材都这么描述,让人很费解,其本质又是什么呢?电容的本质要彻底掌握微分、积分电路或PID控制思路,首先得了解电容。电容就是装载电荷的容器
2022-03-15 17:47:33
4652
翻译 FPGA学习总结6:Local BUS之简介
1.1 前言Local Bus总线又称为CPU总线,根据高低位地址线序的差异,又可分为Motorola CPU总线和Intel CPU总线。古老的CS51单片机就是Intel CPU总线的典型代表,而我们常用的Power PC就是Motorola CPU总线架构,它是从60X总线衍变过来的(60X总线支持64、32、16、8四种可选位宽模式),由于Local Bus总线是直接从60X总线上通过桥片分出来的,所以它和60X总线是同步同频的,进行数据数据读写时与60X总线共享带宽,不需要内核提供额外的处理。
2022-02-07 17:57:36
8188
原创 FPGA学习总结5:常见IO接口标准
1.FPGA 常见IO接口配置Xilinx FPGA提供和支持高性能、可配置、多样化的接口标准。I/O主要的可配置属性如下:1.1I/O std: 电平标准常见IO接口可分为单端IO接口和差分IO接口,详细的IO标准参见下图1,表1 图1:IO接口标准1.2.output strength(输出驱动器的电流驱动能力)......
2022-01-28 12:10:43
23991
原创 FPGA学习总结4:计数器/分频器设计实现
1.FPGA的2^n次方分频设计实现关键点:计数器的位数决定n分频;例如2^4=16;计数器位数【3:0】=4位1.1.代码实现功能:实现2、4、8、16分频;//****************************************************************************************module clkdiv( input clk, //输入系统时钟 input r...
2022-01-28 10:14:44
3172
翻译 FPGA学习前导:FPGA/CPLD简介
可编程逻辑器件(Programmable Logic Device,PLD)起源于20世纪70年代,是在专用集成电路(ASIC)的基础上发展起来的一种新型逻辑器件,是当今数字系统设计的主要硬件平台,其主要特点就是完全由用户通过软件进行配置和编程,从而完成某种特定的功能,且可以反复擦写。在修改和升级PLD时,不需额外地改变PCB电路板,只是在计算机上修改和更新程序,使硬件设计工作成为软件开发工作,缩短了系统设计的周期,提高了实现的灵活性并降低了成本,因此获得了广大硬件工程师的青睐,形成了巨大的PLD产业规模。
2022-01-18 17:20:40
3445
1
原创 cadence 原理图orcad使用总结篇二:FPGA/CPLD换PIN方法
平时原理图设计过程中,FPGA和CPLD换PIN是一件在刀尖上跳舞的细活,换PIN务必保证准确无误;博文主要包括两部分:第一部分:BANK直连换PIN;第二部分:不同页面的PIN之间的串阻网络调整第一部分:BANK直连换PIN;1.LAYOUT工程师会提供一份换PIN表格,格式如下图:2. 打开原理图,找到换pin list文件里FPGA BANK对应的网络。这里可以把FPGA的每个BANK里的网络与BANK一一对应起来,注意只选中网络右击选择edit properties;进.
2021-12-16 14:41:59
7054
转载 cadence allegro学习
Cadence allegro 测量mm和mil切换:https://www.cnblogs.com/eva0/p/5542120.html欢迎使用Markdown编辑器你好! 这是你第一次使用 Markdown编辑器 所展示的欢迎页。如果你想学习如何使用Markdown编辑器, 可以仔细阅读这篇文章,了解一下Markdown的基本语法知识。新的改变我们对Markdown编辑器进行了一些功能拓展与语法支持,除了标准的Markdown编辑器功能,我们增加了如下几点新功能,帮助你用它写博客:全新的
2021-08-24 19:46:01
1214
原创 办公软件EXCEL重要函数使用
1.VLOOKUP函数https://zhuanlan.zhihu.com/p/1267479432.index,match函数https://support.microsoft.com/zh-cn/office/%e5%a6%82%e4%bd%95%e6%9b%b4%e6%ad%a3-vlookup-%e5%87%bd%e6%95%b0%e4%b8%ad%e7%9a%84-n-a-%e9%94%99%e8%af%af-e037d763-ffc3-4fae-a909-89c482d389b2?u
2021-08-06 11:46:11
323
原创 PCB设计3:Altium designer原理图编译
在Altium designer原理图原理图编译中,常见要检查以下检查项,设置Fatal error:1.在violations associated with componentsDuplicate Part Designators ,重复的器件位号。2.在violations associated with NetsFloating net labels ,悬空的网络
2017-12-13 10:48:30
2963
转载 PCB设计1:Altium designer模块化布局复用
https://wenku.baidu.com/view/7133e3837e21af45b207a865
2017-12-11 20:42:23
10501
TI官方指导LVPECL、LVDS、HSTL、And CML接口AC耦合匹配教程
2022-07-26
空空如也
TA创建的收藏夹 TA关注的收藏夹
TA关注的人