
Computer & OS kernel
文章平均质量分 72
snail_steven
这个作者很懒,什么都没留下…
展开
专栏收录文章
- 默认排序
- 最新发布
- 最早发布
- 最多阅读
- 最少阅读
-
Call Gate( May 20)
To provide controlled access to code segments with different privilege levels, the processor provides special set of descriptors called gate descriptors. There are four kinds of gate descriptors: •转载 2014-05-20 14:24:11 · 1063 阅读 · 0 评论 -
Interrupt gates and Trap gates(May 21)
To provide controlled access to code segments with different privilege levels, the processor provides special set of descriptors called gate descriptors. There are four kinds of gate descriptors:转载 2014-05-20 17:22:02 · 741 阅读 · 0 评论 -
CACHE & TLB (May 14)
一.unix内核简单回顾(内存相关) 1. 当使用传统的分时调度策略的时候,在用户级执行的进程总会被分到时间片内执行,从而让所有的进程公平的共享CPU,在内核态执行的进程却不会分入时间片内执行,只有当前的内核进程明确允许的情况下,才能切换到内核级执行另一个进程。 2. 线程的开销比进程小主要体现在线程共享进程的地址空间。lin转载 2014-05-14 17:07:01 · 2022 阅读 · 0 评论 -
存储器层次结构(May 13)
Book : 深入理解计算机系统转载 2014-05-14 10:25:32 · 836 阅读 · 0 评论 -
分段机制和分页机制(May 13)
??? MMU 将线性地址转化成物理地址!!!转载 2014-05-14 10:18:30 · 383 阅读 · 0 评论 -
I386寄存器 (May 12)
Book : 深入分析Linux 通用寄存器(注:其中RSP为专用寄存器,之所以把它放在通用寄存器组中只是为了方便记忆整个模型) RAX( 累加器) :RAX 如果是8/16/32 位寻址,则只改变该寄存器的一部分。累加器用于乘法、除法及一些调整指令,同时也可以保存存储单元的偏移地址。 RBX( 基址) :用于保存存储单元的偏移地址,同时也能寻转载 2014-05-14 09:59:53 · 1015 阅读 · 0 评论 -
TLBs,页结构cache和无效协议 阅读总结(May, 14)
一 地址转换 1 处理器是通过“分页机制”实现的线性地址到物理地址的转换,这些转换主要包括: (1)指令的获取和普通数据的访问 (2)推测执行的预取和内存访问(这部分并不在代码的执行路径中,也不会引起缺页异常) ”分页机制“的执行主要由分页模型决定,下面我们就来看一下主要的分页模型: (1)CR4.PAE = 0,此时将32位的线性地址转换为32的物理地址,当开启大页模式转载 2014-05-14 09:50:11 · 382 阅读 · 0 评论 -
MMU, TLB, Cache的作用(May, 14)
VM通过页表转换成PM,MMU、Cache、TLB在转换过程中发挥作用: PTBR is CR3?? (1)PTE和PA都在Cache或者Memory中: (2)将Cache和Memory拆开描述,PTE和PA是否在Cache中命中: (3)PTE在Cache或Memory中,但是PA不在Cache或Memory中,只能访问Di转载 2014-05-14 09:40:07 · 688 阅读 · 0 评论 -
虚拟内存,MMU/TLB,PAGE,Cache之间关系(May, 14)
虚拟地址VA到物理地址PA以页page为单位。通常page的大小为4K。物理页面成为page frame。 查看应用程序进程的地址空间,可以看到分为很多段,比如代码段(只读)、数据段(读写)、堆、共享库(其中进一步分段)、栈空间等。整个应用程序的地址空间不会用满4GB,因为还有一部分是内核空间,应用程序不能访问。 再打开一个相同的应用程序查看其进程的地址空间,也是类似的,甚至是一样的。因为转载 2014-05-14 09:48:55 · 568 阅读 · 0 评论 -
TLB与cache的深入分析(May, 14)
一)TLB 1)TLB的概述 TLB是一个内存管理单元用于改进虚拟地址到物理地址转换速度的缓存. TLB是位于内存中的页表的cache,如果没有TLB,则每次取数据都需要两次访问内存,即查页表获得物理地址和取数据. 2)tlb的原理 当cpu对数据进行读请求时,CPU根据虚拟地址(前20位)到TLB中查找. TLB中保存着虚拟地址(前20位)和页框号的对映关系,如果转载 2014-05-14 09:46:04 · 742 阅读 · 0 评论 -
Linux系统在X86上的虚拟内存管理(May 20)
Linux支持很多硬件运行平台,常用的有:Intel X86,Alpha,Sparc等。对于不能够通用的一些功能,Linux必须依据硬件平台的特点来具体实现。本文的目的是简要探讨Linux在X86保护模式上如何实现虚拟内存管理功能。为简化和方便叙述,本文做如下限定:X86处理器为80486和其后的处理器,X86工作在保护模式,不采用物理内存扩展(使用32bits物理地址),不使用扩展页(页大小为4转载 2014-05-20 10:46:12 · 606 阅读 · 0 评论 -
Task Gate (May 20)
To provide controlled access to code segments with different privilege levels, the processor provides special set of descriptors called gate descriptors. There are four kinds of gate descriptors:转载 2014-05-20 17:09:55 · 909 阅读 · 0 评论 -
用户态切换到内核态(May 22)
一般来讲,从用户态切换到内核态转载 2014-05-22 17:19:21 · 540 阅读 · 0 评论