FPGA设计-逻辑设计中的复位处理
逻辑设计中每一个模块和寄存器都需要复位,但大多数工程师却很少去关心不同的复位方案对设计的影响。诚然,绝大多数情况下,复位就如同一只温顺的小绵羊,并不会给我们带来困扰和麻烦,但也正因为如此,如果一旦发生与之相关的问题也往往很难得到及时的关注而导致问题不能得到及时解决。
Asynchronous & Synchronous Reset - 异步复位与同步复位
This paper presents updated techniques and considerations related to both synchronous and asynchronous reset design.
一种近距雷达目标检测信号处理的 FPGA 实现
本文在阐述某种近距雷达目标检测原理和 FPGA 技术发展状况的基础上,着重讨论用 FPGA 设计高性能的数字信号处理系统的方法,并给出一个应用实例。
三种信号处理器的 CPLD 设计
采用可编程逻辑器件 CPLD ,对 FIR 滤波、求模、恒虚警检测三种典型信号处理进行了参数化的模块设计 ,介绍了这三种信息处理器参数化模块设计的结构、算法、占用资源、最高速度等。
基于FPGA的自适应LMS算法的实现
摘要:为了高速实现自适应算法,在分析了自适应LMS算法结构的基础上,采用了基于流水线操作和并行结构的自适应LMS算法的FPGA设计方法。
利用带嵌入式存储块的FPGA,采用模块化的设计思想,实现了算法设计。整个系统包括存储模块、权值计算模块、调整误差计算模块和总控制模块4部分。当权值数较多时,在采用流水线操作的基础上,引入了并行结构设计,满足实时性的要求。仿真结果表明,该方案是十分有效的。
基于FPGA的语音信号LPC参数提取算法的实现
介绍语音信号LPC分析中部分相关系数的舒尔递推算法的FPGA, 实现,给出了电路设计思想及具体电路结构,并对其工作过程进行了详细分析说明,为嵌入式系统设计提供了一种有效手段。
基于FPGA 的DES 算法实现
摘要:DES 算法(数据加密标准) 在信息安全领域具有很广泛的应用,本文详细介绍了基于FPGA 的DES 算法的硬件
实现。
在FPGA中实现匹配滤波器
在FPGA中实现匹配滤波器
FPGA开发全攻略-工程师创新设计宝典(下)- 技巧篇
FPGA开发全攻略-工程师创新设计宝典(下)- 技巧篇
安捷伦的噪声系数基础应用笔记
Agilent Technologies,Fundamentals of RF and Microwave Noise Figure Measurements
Improving DDS signal generation using interpolation
一种采用内插结构的DDS波形发生器和方法。由于对直接数字频率合成来产生的数字波形信号进行数模转换前,先进行内插处理,使得之后再进行的数模转换的采样速率得到大大提高,从而降低了重构滤波器的设计难度,提高了输出的波形信号的带宽,而且使其在通带内也可以获得较好的平坦度,同时还可以改善信号的输出杂散性能。
当前很多应用于通信领域的高速DAC都具有内插单元(数字上变频DUC模块的一部分),因此天然在器件上可以支持此方法。
一种简单快速验证FIR滤波器功能的方法
用FPGA实现FIR滤波器时,一般都会在仿真阶段验证其功能是否与算法仿真一致。本文介绍了一种仿真时简单快速验证FIR功能的方法。
CycloneIII PLL的动态相位调整方法
CycloneIII PLL的动态相位调整方法
Altera和Xilinx FPGA的从串配置模式比较
本文对两大主流FPGA厂商的从串配置模式(Altera:Passive Serial Mode;Xilinx:Slave Serial Mode)进行了描述,并指出了主要的不同之处。