怎样做一块好的PCB板

 
做一好的PCB
大家都知道理做PCB板就是把设计好的原理图变成一块实实在在的PCB路板,请别小看,有很多原理上行得通的西在工程中却实现,或是人能实现西另一些人却实现不了,因此做一PCB板不,但要做好一PCB板却不是一件容易的事情。
  微域的两大点在于信号和微弱信号的,方面PCB制作水平就得尤其重要,的原理设计,的元器件,不同的人制作出来的PCB就具有不同的,如何才能做出一好的PCB板呢?根据我以往的经验,想就以下几方面谈谈自己的看法:

  一:要明确设计

  接受到一个设计,首先要明确其设计,普通的PCB板、高PCB板、小信号PCB是既有高率又有小信号理的PCB,如果是普通的PCB,只要做到布局布线合理整,机械尺寸准确无即可,如有负载线长线,就要采用一定的手段,轻负载,长线要加强驱动,重点是防止长线反射当板上有40MHz的信号线时,就要对这些信号线进行特殊的考,比如线间问题。如果率更高一些,线度就有更格的限制,根据分布参数的网,高速路与其连线间的相互作用是决定性因素,在系统设计时不能忽略。随着门传输速度的提高,在信号线上的反将会相增加,相信号线间的串将成正比地增加,通常高速路的功耗和耗散也都很大,在做高速PCB时应引起足的重

  当板上有毫伏甚至微伏的微弱信号对这些信号线就需要特照,小信号由于太微弱,非常容易受到其它信号的干,屏蔽措施常常是必要的,否将大大降低信噪比。以致于有用信号被噪声淹没,不能有效地提取出来。

  板子的调测也要在设计阶段加以考测试点的物理位置,测试点的隔离等因素不可忽略,因有些小信号和信号是不能直接把探加上去量的。

  此外要考其他一些相因素,如板子数,采用元器件的封装外形,板子的机械度等。在做PCB板子前,要做出对该设计设计心中有数。

  二。了解所用元器件的功能布局布线的要求

  我知道,有些特殊元器件在布局布线时有特殊的要求,比如LOTIAPH所用的模信号放大器,模信号放大器对电源要求要平波小。模小信号部分要尽量离功率器件。在OTI板上,小信号放大部分还专门加有屏蔽罩,把散的磁干扰给屏蔽掉。NTOI板上用的GLINK芯片采用的是ECL,功耗大发热厉害,热问题在布局就必须进行特殊考,若采用自然散,就要把GLINK芯片放在空气流通比较顺畅的地方,而且散出来的不能其它芯片构成大的影响。如果板子上装有喇叭或其他大功率的器件,有可能对电源造成重的一点也引起足的重.

  三. 元器件布局的考

  元器件的布局首先要考的一个因素就是性能,把连线关系密切的元器件尽量放在一起,尤其一些高速线,布局就要使它尽可能地短,功率信号和小信号器件要分。在路性能的前提下,要考元器件放整、美,便于测试,板子的机械尺寸,插座的位置等也需真考

  高速系中的接地和互连线上的传输迟时间也是在系统设计时首先要考的因素。信号线上的传输时间对总的系速度影响很大,特高速的ECL路,然集成本身速度很高,但由于在底板上用普通的互连线30cm线长约2ns的延量)来延迟时间的增加,可使系速度大降低.象移位寄存器,同步计数器这种工作部件最好放在同一插件板上,因到不同插件板上的时钟信号的传输迟时间不相等,可能使移位寄存器错误,若不能放在一板上在同关键的地方,从公共时钟到各插件板的时钟线度必相等。

  四,线的考

  随着OTNI和星形光网的设计完成,以后会有更多的100MHz以上的具有高速信号线的板子需要设计里将介高速线的一些基本概念。

  1传输线

  印制路板上的任何一条的信号通路都可以视为种传输线。如果该线传输迟时间比信号上升时间短得多,那信号上升期主的反射都将被淹没。不再呈现过冲、反冲和振对现时大多数的MOS路来,由于上升时间对线传输迟时间之比大得多,所以线以米而无信号失真。而于速度快的逻辑电路,特是超高速ECL

  集成路来,由于沿速度的增快,若无其它措施,走线度必大大短,以保持信号的完整性。

  有两方法能使高速路在相对长线上工作而无重的波形失真,TTL快速下降沿采用肖特基二极管箝位方法,使冲量被箝制在比地位低一个二极管降的平上,就减少了后面的反冲幅度,慢的上升边缘冲,但它被在“H”路的相高的出阻抗(5080Ω)所衰减。此外,由于“H”的抗大,使反冲问题不十分突出,HCT系列的器件,若采用肖特基二极管箝位和串联电阻端接方法相合,其改善的效果将会更加明

  当沿信号线有扇出,在高的位速率和快的沿速率下,上述介TTL整形方法得有些不足。因为线中存在着反射波,它在高位速率下将于合成,从而引起信号重失真和抗干能力降低。因此,了解决反射问题,在ECL中通常使用另外一方法:线阻抗匹配法。用这种方法能使反射受到控制,信号的完整性得到保

  格他于有沿速度的常TTLCMOS器件来传输线并不是十分需要的.沿速度的高速ECL器件,传输线也不是需要的。但是当使用传输线时,它具有能预测连线时延和通阻抗匹配来控制反射和振点。1

  决定是否采用传输线的基本因素有以下五个。它是:1)系信号的沿速率,2连线距离3)容性负载(扇出的多少)4阻性负载线的端接方式);5)允的反冲和冲百分比(交流抗度的降低程度)。

  2传输线的几种类

  (1) 轴电缆和双绞线:它们经常用在系与系接。同轴电缆的特性阻抗通常有50Ω75Ω,双绞线110Ω

  (2)印制板上的微带线

  微带线是一根(信号线).与地平面之用一种电隔离。如果线的厚度、度以及与地平面之的距离是可控制的,它的特性阻抗也是可以控制的。微带线的特性阻抗Z0


  式中:【Er印制板介材料的相常数

  6电质层的厚度

  W为线

  t为线的厚度

  度微带线传输迟时间仅仅取决于介常数而与线度或隔无

  (3)印制板中的线

  线是一条置于两层导电平面之铜带线。如果线的厚度和度、介的介常数以及两层导电平面的距离是可控的,那么线的特性阻抗也是可控的,线的特性阻抗乙:

  式中:b是两线的距离

  W为线

  t为线的厚度

  同线传输迟时间线度或距是无的;取决于所用介的相常数。

  3.端接传输线

  在一条线的接收端用一个与线特性阻抗相等的阻端接,该传输线为端接线。它主要是得最好的性能,包括驱动分布负载而采用的。

  有时为消耗,端接的阻上再串接一个104容形成交流端接路,它能有效地降低直流耗。

  在驱动器和传输线串接一个阻,而线端不再接端接阻,这种端接方法称之端接。较长线上的冲和振可用串阻尼或串端接技来控制.阻尼是利用一个与驱动门输出端串的小阻(一般1075Ω)来实现.这种阻尼方法适合与特性阻抗来受控制的线(如底板布线,无地平面的路板和蠖平酉叩取?

  串端接联电阻的路(驱动门出阻抗之和等于传输线的特性阻抗.联联端接线存在着只能在端使用集总负载传输迟时间较长的缺点.但是,可以通使用多余串端接传输线的方法加以克服。

  4.非端接传输线

  如果线迟时间比信号上升时间短得多,可以在不用串端接或并端接的情况下使用传输线,如果一根非端接线的双程延(信号在传输线上往返一次的时间)比脉冲信号的上升时间短,那由于非端接所引起的反冲大逻辑摆幅的15%。最大线长度近似

  Lmaxtr/2tpd

  式中:tr上升时间

  tpd为单线长传输迟时间

  5.几端接方式的比

  并端接线和串端接线都各有点,究竟用哪一是两都用,要看设计者的好和系的要求而定。端接线的主要点是系速度快和信号在线传输完整无失真。长线上的负载既不会影响驱动长线驱动门传输迟时间,又不会影响它的信号沿速度,但将使信号沿该长线传输迟时间增大。在驱动大扇出负载分支短线沿线分布,而不象串端接中那负载线端。

  串端接方法使路有驱动几条平行负载线的能力,串端接线由于容性负载所引起的延迟时间增量比相端接线的大一倍,而短线则因容性负载使沿速度放慢和驱动门迟时间增大,但是,串端接线的串比并端接线的要小,其主要原因是沿串端接线传送的信号幅度仅仅是二分之一的逻辑摆幅,因而开关电流也只有并端接的开关电流的一半,信号能量小串也就小。

  二PCB板的布线

  做PCB用双面板是多板,要看最高工作率和路系复杂程度以及对组装密度的要求来决定。在时钟频率超200MHZ最好用多板。如果工作率超350MHz,最好用以聚四氟乙质层的印制路板,因它的高衰耗要小些,寄生容要小些,传输速度要快些,由于Z0大而省功耗,印制路板的走线有如下原要求

  (1)所有平行信号线要尽量留有大的隔,以减少串。如果有两条相距近的信号线,最好在两线走一条接地线这样可以起到屏蔽作用。

  (2) 设计信号传输线时要避免急拐弯,以防传输线特性阻抗的突生反射,要尽量设计成具有一定尺寸的均匀的线

  印制线度可根据上述微带线线的特性阻抗算公式算,印制路板上的微带线的特性阻抗一般在50120Ω。要想得到大的特性阻抗,线宽做得很窄。但很线条又不容易制作。合各因素考,一般选择68Ω左右的阻抗合适,因为选择68Ω的特性阻抗,可以在延迟时间和功耗之达到最佳平衡。一条50Ω传输线将消耗更多的功率;大的阻抗固然可以使消耗功率减少,但会使传输迟时间憎大。由于负线电容会造成传输迟时间的增大和特性阻抗的降低。但特性阻抗很低的线度的本征容比大,所以传输迟时间及特性阻抗受负载电容的影响小。具有适当端接的传输线的一个重要特征是,分枝短线对线迟时间应没有什影响。当Z050Ω。分枝短线度必限制在25cm以内.以免出很大的振

  (4于双面板(或六板中走四层线).路板两面的线要互相垂直,以防止互相感应产主串

  (5)印制板上若装有大流器件,如继电器、指示灯、喇叭等,它的地线最好要分开单独走,以减少地线上的噪声,些大流器件的地线应连到插件板和背板上的一个独立的地总线上去,而且些独立的地线还应该与整个系的接地点相接。

  (6)如果板上有小信号放大器,放大前的弱信号线信号线,而且走线要尽可能地短,如有可能要用地线对行屏蔽
 
 
评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值