- 博客(3)
- 资源 (3)
- 收藏
- 关注
原创 高速缓冲器(cache)基本概念
高速缓冲器(cache)基本概念 1. 问题提出 一是由于i/o设备与cpu之间会争访内存,导致降低cpu的效率,则可以在cpu与主存之间加上一级缓存.二是,因为摩尔定律的原因cpu的速度远远高于主存的速度,再加上存储体系的原因,越快速度的存储器成本越高,就需要一个高速缓存来解决主存与cpu速度不匹配的问题 cache出现使cpu不直接访问主存而存取信息.根据程序访问的局部性原理,将近期cp...
2020-03-07 22:59:22
3108
原创 实模式寻址
实模式寻址 产生背景: 8088cpu为 16位体系结构的处理器 可以同时处理16位二进制 需要管理1MB内存 (20位) 解决方案 内存地址变换 将16位编码变换为20为物理地址 编址: 将内存单元的地址逻辑上分为:段地址以及段内地址(偏移地址) 物理地址=段地址x16+偏移地址(左移四位) 段寄存器 作用 用于存放相应逻辑段的段地址 类型 cs ds es ss ...
2020-03-06 16:45:42
243
原创 # lec3_exercise——使用80386分析程序除0后的过程分析
前言 对于80386而言把外部中断称为"中断",内部中断为"异常"且通常在两条指令间响应中断或异常 为了分析除0后操作系统的具体操作,我打算先从分析中断与异常的具体细节开始进行分析,进而来引出除0后的相关操作 中断异常分析 中断 中断分为可屏蔽中断和非屏蔽中断。可屏蔽中断常用于响应外部事件,当标志寄存器EFLAGS中的IF标志位置1时,INTR引脚上的高电平产生中断请求,处理器将在现行指令...
2020-02-26 03:54:31
246
balenaEtcher1579.zip
2020-02-27
详解Windows关机过程.pdf
2020-02-27
空空如也
TA创建的收藏夹 TA关注的收藏夹
TA关注的人