
硬件
Shin_Chan
这个作者很懒,什么都没留下…
展开
专栏收录文章
- 默认排序
- 最新发布
- 最早发布
- 最多阅读
- 最少阅读
-
CPLD中可读可写寄存器的设计
一、需求分析: 在CLPD中加入可读可写寄存器,通过操作读使能、写使能、地址和数据总线实现。二、设计实现: (1)verilog实现代码如下://filename=test.v;//author=shin;//date=20191220;module test(clk,rst_n,re,we,addr,data); input clk; input...原创 2019-12-20 21:50:47 · 2422 阅读 · 0 评论 -
高速信号去加重
采用去加重的方式处理高速信号,并用MATLAB进行仿真。MATLAB代码如下:clear;clc;k1=1; %原信号权重为1k2=-0.1; %去加重权重为负值k3=-0.1; signal0=[0 0 0 1 1 1 1 1 1 1 1 1 1 1 0 0 0 0 0 0 0 0 0 1 1 1 1 1 1 1 1 1 1 0 0 0 0 0 1...原创 2019-12-19 22:53:29 · 528 阅读 · 0 评论 -
DDR读写信号分离
DDR通过DQ与DQS区分读操作和写操作,其区分方式如下:DQ和DQS的skew:读数据时边沿对齐、写数据时中央对齐。(可以这样理解在读操作时DQ和DQS的跳变是同步的,而在写操作时DQS的跳变则领先于DQ。 DQS的preamble负脉冲宽度:DDR2的读操作的DQS第一个负脉冲宽度约为Tck,写操作的DQS第一个负脉冲大于0.35Tck,通常读数据的DQS第一个负脉冲远大于写数据的。 ...原创 2019-12-19 21:28:45 · 6612 阅读 · 0 评论