- 博客(5)
- 收藏
- 关注
原创 LPDDR5协议解析 Command Bus Training
在切高频之前就应该完成CBT,LP5提供一个适合低频,未终结的操作的VERF(CA),但是必须被training成适合高频,终结的操作的VERF(CA),这里描述的training主要是对VERF(CA),CA以及CS的时序进行调整,从而满足CA/CS眼图的要求。training序列是比较简单的,但是在CA输入信号到来之前捕获CA信号比较困难,这里所述的CA training模式使用最少的外部命令来进入、training和退出CBT。
2024-04-29 17:05:36
1618
原创 DRAM容量规格
举例而言, x16 颗粒上可以无延迟顺序读取 2KB 数据,但是如果是一个 x8 颗粒,则需要在读取完 1KB 数据后,关闭当前行并且打开下一行,才能读取后 1KB 数据,需要增加的延迟大约在几十个时钟周期量级。由于行列地址线是分时复用的,以 x4 位宽为例,行列共享 A0-A14 地址线中的 A0-A9,所以 x4 位宽总地址数量为 15 (A) + 2 (BA) + 2 (BG) = 19。地址所属的行、列、BA 以及 BG 的寻址是通过对应的地址线寻址得到,所以不同位宽的颗粒地址线的数目也不同。
2024-04-26 16:22:23
1926
1
原创 LPDDR5协议解析 ZQ
简单来说:ZQ是一个连接在VDDQ和DRAM ZQ pin上的一个精确电阻,阻值为240Ω。ZQ一般是在PCB板上,因此基本上不随着外界温度和电压的变化而变化。但DRAM内部用到的各种电阻,比如ODT等是会随着温度和电压而漂移的,ZQ training/calibration 就是为了解决这种漂移,即通过一个精准的,不跟随外界环境变化的已知阻值的电阻,来校准内部的会随VT变化的电阻,使得内部的电阻能回到漂移之前的阻值范围。
2024-04-25 15:54:45
1943
1
空空如也
空空如也
TA创建的收藏夹 TA关注的收藏夹
TA关注的人