- 博客(5)
- 收藏
- 关注
原创 verilog 数码管显示模块
对于有FPGA开发板的同学们来说,数码管是一个比较常见的外设,那么如何驱动它就是一个问题?本次小白用4位8段的共阳极数码管,来做本次小实验。对了那什么叫做位?什么叫做段? 简单来说,开发板上有几个数码管就是几位数码管,4个就是4位数码管;而对于每一个数码管来说,其分成了一段一段的LED灯,共七段,小数点算一段,加起来就是8段。如果还不能理解的话,看下图,我们的a,b,c,d,e,f,g,小数点dp,这就是这8段。用verilog表示出来就是:reg [3:0] sel; //数码管的...
2021-07-29 23:02:59
21713
15
原创 Quartus II 13.1入门级使用方法 -仿真篇,适用于小白
上次的文章,小白介绍了如何在Quartus上面创建编译一个工程,以一个计数器为例!但是在实际的工程中,仿真往往更加的重要。小白呢,喜欢用Quartus调用Modelsim来进行仿真。下面就介绍如何在Quartus中生成仿真测试文件的模板?如何调用Modelsim进行仿真?如何看波形?接上文:4-1:选择processing中的start,点击Start Test Bench,如下图所示,这样就可以生成仿真模板了,注意这只是模板,还是得去进行修改。4-2:生成仿真模板后,查看仿真模板的生...
2021-07-22 21:58:47
35588
18
原创 Quartus II 13.1入门级使用方法 适用于小白
对于学习FPGA的初学者而言,使用Altera公司芯片的开发板价格较为便宜,参考的资料也多,而与之配套的就是Quartus II开发软件。小白自己使用的就是Quartus II 13.1版本,下面用一个计数器的verilog代码为例,简述一下Quartus II的入门级使用和调用Modelsim仿真的方法。1:首先养成一个良好的习惯,在做工程前建立一个良好的工程文档(目的是让你自己可以找到该工程!!!)。本次工程文档命名cnt,小白呢,喜欢将工程文档内部分为以下四个文档:doc(放文件资料),par..
2021-07-20 23:54:54
36313
5
原创 Avalon-ST时序,接口含义中文版详解网址,免费
https://www.intel.cn/content/www/cn/zh/programmable/documentation/nik1412467993397.html#nik1412467963963Avalon-ST时序,接口含义具体在5.12协议详情。
2021-07-15 11:30:07
571
1
空空如也
空空如也
TA创建的收藏夹 TA关注的收藏夹
TA关注的人