第七章 2-字符串函数|string functions--Mosh my SQL

select length('sky')  #字符串长度 3


select upper('sky')   #大写SKY

select lower('SKY')   #小写 sky


select ltrim('   sky')  #移除左边的空格,sky

select rtrim('sky    ')  #移除右边的空格,sky

select trim('   sky    ')  #移除右边的空格,sky


select left('kindergarten',4) #只想得到左边前4个字符串,kind

select right('kindergarten',6) #只想得到右边4个字符串,garten

select substring('kindergarten',3,5) #只想起始位置3,合计长度5包含起始位置的部分,nderg

select substring('kindergarten',3) #只想起始位置3之后部分,ndergarten

select locate('n','kindergarten') #找这个单词里面n的位置,3。注意大小写没关系

如果这个字母不在单词内,我们会在mySQL中得到0,而在其他编程语言中一般是-1

select locate('garten','kindergarten') #找这个单词里面garten的起始位置,7

select replace('kindergarten','garten','garden') #替换,最终结果'kindergarden'

select concat('first','last','garden') #合并,结果'firstlastgarden'

练习:

use sql_store;
select concat(first_name,'  ',last_name) as full_name  #这里的引号内是有空格的
from customers

和上节课一样,还有其他的函数,可以自行百度学习

### 运算放大器原理图设计与MOS管电路结构 运算放大器(Op-Amp)是一种高增益的差分输入放大器,广泛应用于模拟电子系统中。其核心由多个MOS晶体管组成,通过精心设计的拓扑结构来满足特定的功能需求。 #### 原理图设计概述 典型的两级运算放大器通常包括以下几个主要部分:输入级、中间级和输出级[^1]。 - **输入级**:采用差分对结构,用于接收差模信号并提供较高的共模抑制比(CMRR)。该阶段常使用一对匹配的MOS管作为差分对。 - **中间级**:通常是共源放大器配置,负责进一步提升增益。 - **输出级**:采用推挽式或共源跟随器结构,以提高驱动能力和降低输出阻抗。 对于给定条件 \( V_{\text{DD}} = 1.8 \, \text{V} \) 和负载电容 \( C_L = 2 \, \text{pF} \),需特别注意低功耗和稳定性设计的要求[^4]。 --- #### MOS管电路结构分析 以下是基于两级运放的经典电路结构: ```plaintext +----------------+ | | Vin+ o------o | | | | M1 | | M2 | (NMOS)|----|-(NMOS) | | | | Vin- o--o o--------> Vo | | GND GND ``` 在此基础上扩展至完整的两级架构时,加入额外的电流镜和补偿网络。具体如下: 1. 输入级:由两对 NMOS 管构成差分对,连接到电流源 Ibias 下方。 2. 中间级:增加 PMOS 负载管形成共源放大器。 3. 输出级:利用 NMOS 或 PMOS 推挽结构实现高效功率传输。 为了确保稳定性和带宽特性,在反馈路径中引入 Miller 补偿电容 \( C_c \)[^1]。 --- #### 设计注意事项 根据提供的约束条件: - 总电源电压较低 (\( V_{\text{DD}} = 1.8 \, \text{V} \)),因此需要优化静态工作点设置,使各节点保持足够的余量避免饱和失真。 - 需要合理分配偏置电流 \( I_5, I_7, \text{and } I_{\text{bias}} \),以满足压摆率要求的同时控制整体功耗不超过限定值[^4]。 - 对于 MOS 管的工作区域判断标准,应依据过驱电压 \( V_{\text{ov}} \) 来决定是否进入强反型区或其他状态[^3]。 --- #### 示例代码片段 以下是一个简单的 SPICE 模拟模型框架供参考: ```spice * Two-stage Opamp Design Example * Input Stage M1 out in_pos bias nmos L=0.18u W=2u M2 out in_neg bias nmos L=0.18u W=2u * Current Source Biasing Ibias bias 0 DC 620uA * Intermediate and Output Stages with Compensation Capacitor Mp1 out mid vdd pmos L=0.18u W=4u Ccomp mid fbk 10fF Rload fbk 0 1k Cload fbk 0 2pF ``` 此脚本定义了一个基本的两级运放布局,并集成了必要的补偿元件。 ---
评论
成就一亿技术人!
拼手气红包6.0元
还能输入1000个字符
 
红包 添加红包
表情包 插入表情
 条评论被折叠 查看
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值