- 博客(7)
- 收藏
- 关注
原创 FPGA电源上电时序
本文介绍了FPGA电源时序管理的关键技术。主要内容包括:1)电源时序的基本概念,重点说明上电/掉电时序对系统可靠性的影响;2)FPGA各电源轨(VCCINT、VCCIO等)的功能特性和电压要求;3)电源设计需考虑的电压、电流、瞬态等参数;4)四种时序控制技术(RC延迟、级联电源、MCU控制、PMIC芯片)的优缺点比较。文章为FPGA电源系统设计提供了全面的技术参考,强调了合理时序控制对保障系统稳定性的重要性。
2025-10-17 11:46:38
753
原创 FPGA引脚定义
本文解析了FPGA设计中四种关键信号与电源的功能特性: 1️⃣ IOGCLK2:用于I/O接口的全局时钟网络,支持高速数据传输时序约束。 2️⃣ MGTREFCLK:多千兆收发器的参考时钟,提供高速串行通信的精准时序基准。 3️⃣ IODEV_OE:控制I/O引脚输出使能,实现双向总线的安全切换。 4️⃣ VCCINT/VCCIO:内核电压(0.8-1.2V)与I/O电压(1.2-3.3V)分别优化逻辑运算与接口兼容性,需注意电源噪声和电平匹配设计。 全文通过技术指标对比,阐明了各模块在FPGA系统中的核心
2025-05-30 17:30:29
1814
原创 伪双端RAM实验
目录系列文章目录一、实验目的二、代码1.顶层2.写入数据3.读出数据4.测试文件 总结 一、实验目的本次实验的目的是为了将 Xilinx BMG IP 核配置成一个伪双端口 RAM 并对其进行读写操作,因此可以给模块命名为 ip_2port_ram。因为伪双端口的数据线,地址线及其他信号线都是相互独立的,所以这里我们将读写分为两个子模块,分别命名为 ram_rd(读模块)和 ram_wr(写模块);系统时钟和系统复位信号大家已经很熟悉了,这里就不再多讲了;本次的实验结果我们仍是通过在线调试工具进行
2025-05-19 19:36:42
433
原创 Testbench编写常用语法
例如:以上就是今天要讲的内容,本文仅仅简单介绍了pandas的使用,而pandas提供了大量能使我们快速便捷地处理数据的函数和方法。
2025-05-17 11:02:33
1117
原创 C语言指针用法梳理
提示:文章写完后,目录可以自动生成,如何生成可参考右边的帮助文档文章目录前言 一、pandas是什么? 二、使用步骤 1.引入库 2.读入数据 总结前言一、FPGA中的时序约束电路中的建立时间和保持时间其实跟生活中的红绿灯很像,建立时间是指在绿灯(clk的上升沿)亮起之前行人或者车辆(data数据)在路口提前等待的时间(只允许绿灯亮起的一刹那在路口的车辆才允许通行),而保持时间,则是绿灯亮起后必须保持的时间,这样行人或者数据才能够通过这个十字路口,.
2024-01-10 11:33:03
1744
空空如也
TA创建的收藏夹 TA关注的收藏夹
TA关注的人
RSS订阅