- 博客(3)
- 资源 (1)
- 收藏
- 关注
原创 由于压摆率引起的失真问题
参考运放参数-压摆率(SR)首先感谢上面的博主文章让我对运放压摆率有进一步的认识,上面的博文在最后提到了由于压摆率的不足引起了运放的失真,我参看了OPA333的一些参数,最终得出了为什么会失真,在此记录。首先,OPA333的参数如下:带宽增益积:350K压摆率:0.16V/us (其余参数这里不做讨论)放大10倍时,理论上带宽还有35K,35K对应的周期是28us。从正弦波来看,0电平到最大电平就是1/4个周期=7us,此时由于压摆率的限制,最大电平只能是0.16V/us * 7us = 1.1
2020-08-18 23:39:34
1036
原创 单比特的跨时钟域问题
单比特的跨时钟域问题简介单比特慢时钟域到快时钟域“取反法”“打拍法”总结单比特快时钟域到慢时钟域“取反法”“反馈法”简介跨时钟域(CDC)主要分为单比特和数据流两种,数据流的跨时钟域一般用到异步FIFO来进行数据的缓冲,利用FIFO的读写满空这些状态来判断。而单比特的跨时钟域可以不用到FIFO来处理。单比特主要分为两种,一种是由慢时钟域到快时钟域,这种情况比较容易解决,因为快时钟域是肯定可以“看见”慢时钟域的,解决方法也就比较灵活了,这里介绍“取反法”和“打拍法”(名字随便叫的--);还有一种情况是
2020-06-13 10:39:50
5636
13
原创 AD中PCB library文件在工程需要单独保存
在integrated library(集成库)工程中有PCB library和schematic library,当这两个文件发生改变是需要单独保存。例如在PCB library中添加了新的器件封装,此时需要对此PCB library保存这样在schematic library中才是能找到新添加的器件封装,如果仅仅是保存了工程也是找不到新添加的器件封装的。...
2020-04-07 12:34:54
3103
Visio波形工具箱.zip
2020-03-28
空空如也
TA创建的收藏夹 TA关注的收藏夹
TA关注的人