基于FPGA的GV7600驱动

本文介绍了使用FPGA驱动GV7600芯片输出1920*1080p的SDI信号的过程。重点涉及了BT1120协议、10位数据通道分时复用、硬件引脚配置及SOF文件更新。在调试过程中,行计数器的设定和有效数据的计算占据了大部分时间,最终依据bt1120文档确定了正确的时序参数。

摘要生成于 C知道 ,由 DeepSeek-R1 满血版支持, 前往体验 >

  最近项目上用到FPGA驱动GV7600输出SDI信号,输出分辨率1920*1080p,首先,了解GV7600芯片的特性功能,按照bt1120协议传输10位Y,Cb,Cr数据;其次,我的项目中用的是10位通道分时复用传输Y,Cb,Cr数据;配置引脚很重要,当初verilog代码写好了,因为硬件引脚配置错误,导致调试一直不通;同时,sof文件也要一直更新,

根据10bit HD模式,在硬件pcb上配置如下4个引脚(红色字体)


信号名称

信号属性

信号说明

Sys_clk

input

系统时钟:30 MHz

评论 1
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值