
硬件
文章平均质量分 50
暴躁的野生猿
请加入裙,欢迎同行一起学习交流,1零251②7672。百度搜索【优快云 暴躁的野生猿】也可搜到群号码
展开
专栏收录文章
- 默认排序
- 最新发布
- 最早发布
- 最多阅读
- 最少阅读
-
altium designer AGND PGND单点连接的画法
放置两个焊盘,标号分别为1和2,然后使用铺铜或填充把这2个焊盘连起来,如下所示。在很多场合,模拟地AGND和功率地PGND是需要单点连接的,一般常用方法有使用0欧电阻连接,磁珠连接,还有直接在PCB上用走线或窄铺铜连接。使用0欧电阻的缺点是,他不是真正的0欧,而且随着使用时间增加,阻值会变大,而且还存在焊接可靠性问题。在原理图库中也新建一个元件,画两个引脚,位号也分别为1和2,我给他命名为NET_TIE。但是AGND和PGND是两个网络标号,在原理图或PCB中,都不允许直接进行电气连接。原创 2025-04-10 14:45:41 · 845 阅读 · 0 评论 -
Altium Designer(AD20)设置导出BOM分组
例如原理中有存在3种100nF的电容,①0402封装、16V耐压,②0402封装、50V耐压,③0805封装、50V耐压。那么购买元件时,就要买3种,为了便于统计和下单,我们当然希望在导出BOM时,把这3种100nF的电容分别列在3行中。所以我得让description也参与分组,让软件自动把相同容值,但耐压不同的电容,列到不同的行里面。如上图所示的第一行,我的bom中有3个100nF电容,但是我已经在原理图中的description中描述了各自不同耐压值,结果表格中把他们列在了同一行,这显然是不行的。原创 2025-02-26 11:49:57 · 972 阅读 · 0 评论 -
同步buck型降压DCDC芯片外围电路详解
判定是低于还是高于,靠的是DCDC芯片内部的一个比较器,比较器有两个输入,一个是基准电压(比如1.2V,不同的芯片有所不同),另一个就是FB的电压,如下图所示,然后经过误差放大器ERROR AMP,这就是个最简单的P比例控制。由于SW接的就是Q1的S极,CHB的能量就会加在MOS的GS上,促进MOS的导通。(1)高侧的NMOS,也即上图的Q1,电感和负载都接在了S极,这种情况下,由于S极的对地电压为VOUT+VL,G极需要>=VOUT+VL+VGSth,才能导通,这个要求过于苛刻。原创 2025-02-14 21:40:36 · 2685 阅读 · 0 评论 -
三极管基本电路
不论是NPN还是PNP,箭头就是控制端所在的PN节,也即小电流所在的PN节,箭头方向就是小电流的方向。三极管的作用就是小电流控制大电流。发射结BE的小电流,控制CE的大电流。原创 2024-06-16 14:20:52 · 440 阅读 · 0 评论 -
PCB常规的工艺能力
画PCB时,必须要了解PCB生产厂家的工艺制造能力,例如过孔间距、阻焊间距等。常用的JLC的工艺能力,可查询他的官网下面列几条常见的,用来指导在altium designer中设置规则。原创 2024-06-05 17:09:55 · 1070 阅读 · 0 评论 -
稳压二极管选型
如下图所示,为一般稳压二极管的用法,它工作在反向击穿区。这样VCC电压超出D1稳压值Vz的部分,就会被加在电阻上,这样可以限制流过R1 D1的电流,以避免D1被大电流烧坏。当D1工作在反向击穿区时,不断减小R1的阻值时,那么流过R1和D1的电流就会增大,由于D1两端的电压为近似恒值,那么D1的功率就会随着电流而增大,一旦这个D1的功率超过POWER DISSIPATION,二极管就会被烧坏。IR为反向漏电流,也即在反向电压较小,未能击穿二极管时,二极管处于断路状态,但不是完全断路,而是会有小电流漏过。原创 2024-03-21 11:29:03 · 2299 阅读 · 0 评论 -
altium designer AD绘制圆形铺铜
选中这个圆,然后工具->转换->从选中区域创建铺铜,快捷键TVG,效果如下,可以看到铺铜已经成功,只是铺铜的参数还没设置好而已。选中铺铜,然后设置铺铜参数,主要是设置网络名、铺铜类型为solid全铺。以在top层的角上创建圆形铺铜为例,先放置一个圆形走线,快捷键PAU。原创 2024-03-11 09:59:40 · 10254 阅读 · 0 评论 -
altium designer AD设置布线/铺铜与板框的间距
依次打开:设计->层叠管理器。修改下图中的pullback distance的值。多边形铺铜区与外板框的间距为:Poly和Outline Edge交叉处的值。走线与外板框的间距为:track和Outline Edge交叉处的值。依次打开:设计->规则->板框间距规则,如上图所示。其余各种间距可自行设置。原创 2024-03-10 15:12:35 · 12667 阅读 · 0 评论 -
运放的虚短和虚断
也即当A远大于1时,Af≈1/F,这种情况被称为“深度负反馈”。OPA365这款芯片的供电电压一般为5v,那么当差分输入电压为0.000005V时,运放的输出就会达到饱和,也即0.000005V*100万倍=5V。上图中,A为运放的开环放大增益,F为反馈电路的增益,那么红框部分(也即这个反馈系统)的闭环增益Af=A /(1+AF)。上图中,线性区的这条斜线的斜率,就是开环增益(或者叫开环放大倍数),对于理想运放,其开环增益为正无穷,当然对于市面上的运放产品,斜率是不可能无穷大的,一般为几万~几百万。原创 2024-02-24 11:34:09 · 1120 阅读 · 0 评论 -
MOS基础知识
因此,MOS管可以被制构成P沟道增强型、P沟道耗尽型、N沟道增强型、N沟道耗尽型4种类型产品。P沟道增强型MOS管因在N型衬底中生成P型反型层而得名,其通过光刻、扩散的方法或其他手段,在N型衬底(基片)上制作出两个掺杂的P区,分别引出电极(源极S和漏极D),同时在漏极与源极之间的SiO2绝缘层上制作金属栅极G。在正常工作时,P沟道增强型MOS管的衬底必须与源极相连,而漏极对源极的电压VDS应为负值,以保证两个P区与衬底之间的PN结均为反偏,同时为了在衬底顶表面附近形成导电沟道,栅极对源极的电压也应为负。原创 2023-10-20 13:57:51 · 3426 阅读 · 0 评论 -
altium designer基本快捷键-显示单层、高亮网络等
ctrl+w或者p+w进入布线状态,布线中按*号键+单击可放置过孔。1、保持高亮:按住CTRL,单击某网络中的任意位置。2、临时高亮:按住shift,鼠标悬停在某个网络上。选中层->shift+S,再按可恢复显示所有层。也即从bottom层观察板子 V+B。............原创 2022-08-10 17:18:18 · 16844 阅读 · 1 评论 -
Altium Designer PCB设置电源线粗细宽度+绘制时改变粗细
Altium Designer PCB设置电源线粗细宽度+绘制时改变粗细原创 2022-08-04 10:36:31 · 23468 阅读 · 2 评论 -
altium designer PCB模块化布局+交叉选择+交叉探针
由原理图生成PCB时,PCB中的元件都是随机摆放的,而模块化布局,可以让我们快速的按照原理图中元件的布局,对PCB中的元件进行布局。对于小板子,手动一个个摆放也没啥问题,但是对于中大型的板子,手动一个个布局就太麻烦了,这就体现出模块化布局的优势了。在模块化布局之前,需要基础知识:1、左右分屏,2、交叉选择与探针左右分屏步骤:菜单栏->窗口->垂直排列,如下图效果是,原理图和PCB各占半个工作区,如下图:交叉选择:菜单栏->工具->交叉选择当用鼠标在原理原创 2021-12-13 13:41:49 · 10303 阅读 · 1 评论 -
altium designer PCB各层介绍+添加多层+设置正/负片+设置层的网络标号
top layer 顶层,用来走线bottom layer 底层,用来走线mechanical 机械层,用来定义PCB形状和尺寸keepout layer 禁止布线层,用来绘制禁布区top overlay 顶层丝印层,绘制丝印bottom overlay 底层丝印层,绘制丝印top paste 顶层助焊层,用来开钢网时,让焊锡落到板子上,助焊用bottom paste 底层助焊层top solder 顶层阻焊层,用于描述绿油的覆盖区域b...原创 2021-12-13 11:22:39 · 46394 阅读 · 2 评论 -
altium designer PCB元件矩形摆放+总尺寸预估+设置原点+设置尺寸
PCB上摆上元器件以后,可能不知道要把PCB总尺寸做成多大,这时我们可以使用AD的矩形摆放功能,预估一下。所谓矩形摆放,就是让AD自动把所有元件密排成一个矩形,步骤为:1、选中所有元件2、点击菜单栏->工具->器件布局->矩形排列3、在PCB中按住鼠标画个矩形,一松手,效果如下:可以看到元件都密排在了一个矩形里面。这样我们就能大体预估一下PCB的尺寸了。设置原点菜单栏->编辑->原点-->设置,快捷键EOS然后用鼠标在...原创 2021-12-11 16:23:19 · 11164 阅读 · 0 评论 -
altium designer执行DRC检查+消除绿色错误
由原理图生成PCB以后,各种显示绿色(也即PCB报错),如下图:绿色的原因是DRC(Design Rule Check)检查未通过。解决方法是正确设置规则。但是在此之前,为了观感,我们先掩耳盗铃一下:临时清除绿色,步骤是:菜单栏->工具->复位错误标志。然后:打开菜单栏->工具->设计规则检查,见下图,点击“执行DRC”,可以运行一次检查。其中:“在线”指的是画PCB时实时检查,“批量”指的是,点击运行DRC按钮后才检查一次。可见,在线DRC是对电脑CPU的.原创 2021-12-11 14:39:09 · 20430 阅读 · 0 评论 -
Altium designer原理图检查(编译检查)
原理图检查的主要内容有:1、元件位号冲突。也即多个元件编号相同,例如两个电容在原理图中都被命名为C2,显然肯定是无法生成PCB的。2、网络悬浮。也即网络标号没有附着在电气走线上,一般这种是人操作失误,又容易被忽视。如果注意不到会造成生成的PCB中某些线连接不上。3、电源悬浮。也即图中有些VCC和GND跟谁都不连接。。4、单端网络。例如MCU上有一个引脚引出的电气线标注了网络标号I2C1_SCL,但在图中仅此一个标号,一般这种是人疏忽忘记连接对应的元件了,建议检查。(除非设计人员故意就是想要一原创 2021-12-11 09:56:14 · 34111 阅读 · 2 评论 -
altium designer原理图中元件自动编号+设置value值
原理图中的元件必须要指定唯一的编号,例如上图的4个电容:C2 C3 C4 C5。如果元件很多的话,手动一个个编号麻烦,可以使用AD的自动编号:下图中可以设置自动编号的顺序方向AD的新版本中操作步骤略有不同,但大同小异:...原创 2021-12-10 18:05:19 · 30328 阅读 · 0 评论 -
altium designer芯片引脚间距规则过小
AD中芯片的引脚间距过小,违反了默认间距规则(如上图所示的16mil),而触发绿色的报错,但是我们又不能因噎废食,而把整个PCB规则间距改大。因此最好的解决方案是,只修改这一个芯片的间距规则依次点击:设计->规则->新建规则,如下图所示:然后修改新规则的名称为你想要的名称,我修改改为了:chip pin。然后按下图步骤设置这条规则的适用范围为:与某个封装相连的。例如我这里设置的是,所有与LQFP144N(这是个MCU)相连的。如果还有其他芯片引脚间距过小也报错,那......原创 2021-02-14 18:26:38 · 50168 阅读 · 9 评论 -
altium designer-绘制PCB封装footprint
一般有2种方法绘制PCB封装:一、直接建立空文件,二、使用向导一、从空文件建立PCB封装1、依次点击【文件】【新建】【库】【PCB原件库】,起名保存建议在画焊盘之前,先设置下网格间距,步骤如下,①右击绘图区,②栅格属性,③填写网格间距(注:100 mil = 2.54 mm)2、双击上一步新建好的PCB库,然后点击PCB Library选项卡进入PCB原件列表界面:3、在PCB元器件列表中右击,添加新的空白元件。下图我已经建立了多个元器件。4、点击软件工具..原创 2020-05-23 22:06:57 · 10516 阅读 · 0 评论 -
altium designer绘制51单片机最小系统
一、绘制51单片机原理图库新建原理图库,并ctrl+s保存起来2、画出方框,并放置引脚,如下图。注意:画出第一个引脚后,可以双击修改它的编号为1,之后再次放置引脚时,编号会自动从1开始自加。3、在方框的左右两边放置引脚注意:新拖出来的引脚,带x号的一端,为将来要与导线连接的一端,所以,这一端要朝芯片的外部。按下空格键,可以实时修改引脚的方向4、编辑引脚定义。点击右下角的SCH,打开库浏览器,双击我们刚才建立好的这个原理图库文件(默认名称为Component_1...原创 2020-05-20 22:10:05 · 26221 阅读 · 3 评论