自定义博客皮肤VIP专享

*博客头图:

格式为PNG、JPG,宽度*高度大于1920*100像素,不超过2MB,主视觉建议放在右侧,请参照线上博客头图

请上传大于1920*100像素的图片!

博客底图:

图片格式为PNG、JPG,不超过1MB,可上下左右平铺至整个背景

栏目图:

图片格式为PNG、JPG,图片宽度*高度为300*38像素,不超过0.5MB

主标题颜色:

RGB颜色,例如:#AFAFAF

Hover:

RGB颜色,例如:#AFAFAF

副标题颜色:

RGB颜色,例如:#AFAFAF

自定义博客皮肤

-+
  • 博客(3)
  • 收藏
  • 关注

原创 Vivado使用技巧(12):设置DCI与内部参考电压

DCI会主动调整I/O bank内的阻抗,以调整放在VRN和VRP管脚之间的外部精准参考电阻,这样可以补偿由于工艺变化、温度变化和电源电压抖动引起的I/O阻抗变化。带有差分输入缓冲区的单端I/O需要一个参考电压Vref,可以使用专用的Vref管脚为每个I/O bank提供参考电压。在Device Constraints窗口中选择“Internal VREF”,列出了该芯片支持的内部参考电压,NONE文件夹中的I/O bank表示没有设置INTERNAL_VREF约束。拖到NONE中表示撤销参考电压设置。

2025-11-21 14:32:15 403

原创 Xilinx 7系FPGA LVDS使用要注意了,供电不能搞错

因此,在这次和对外对接的时候,对方的LVDS芯片使用的是3.3V供电电压,对方就说是自己的标准是LVDS33,而我这边FPGA是在HP BANK产生的LVDS信号,刚开始我也以为不兼容,但查看了网上的资料和对方使用的芯片的手册,也就发现了这个问题。这仅仅是一种命名,对于XILINX FPGA来说,LVDS25意味着bank的供电电压VCCO采用的是2.5V,LVDS33意味着bank的供电电压VCCO采用的是3.3V,只是在代码中使用LVDS信号时,需要将管脚分别约束为LVDS25和LVDS33。

2025-11-21 14:23:37 312

原创 电源防反接 一

电源防反接

2022-08-16 20:31:10 706

空空如也

空空如也

TA创建的收藏夹 TA关注的收藏夹

TA关注的人

提示
确定要删除当前文章?
取消 删除