
FPGA学习笔记
文章平均质量分 88
ngany
这个作者很懒,什么都没留下…
展开
-
CORDIC算法详解及FPGA实现
CORDIC算法详解1 平面坐标系旋转CORDIC算法的思想是通过迭代的方法,使得累计旋转过的角度的和无限接近目标角度。它是一种数值计算逼近的方法,运算只有移位和加减。通过圆坐标系可以了解CORDIC算法的基本思想,如图1所示,初始向量(x1,y1)\left( x_{1},y_{1} \right)(x1,y1)旋转θ\thetaθ角度之后得到向量(x2,y2)\left( x_{2},y_{2} \right)(x2,y2),两者之间满足(公式1)关系。图1 CORDIC算法原理示意图原创 2021-05-30 18:52:04 · 18313 阅读 · 11 评论 -
FPGA学习笔记06——数电基础知识
参考:《数字电子技术基础简明教程》(第三版)《正点原子逻辑设计指南 V1.8》锁存器与触发器RS锁存器锁存器(俗称 Latch)是数字电路中的一种具有记忆功能的逻辑元件。锁存器对脉冲电平敏感的存储单元电路,它只在输入脉冲的高电平(或低电平)期间对输入信号敏感并改变状态。在数字电路中可以记录二进制数字信号“0”和“1”。逻辑门控RS锁存器D锁存器D触发器边沿检测电路同步复位与异步复位...原创 2020-12-21 20:21:59 · 946 阅读 · 0 评论 -
FPGA学习笔记05——I2C通信
1.介绍I2C总线是Philips半导体公司(现在的NXP半导体公司)开发的一种简单、双向二线制同步串行总线。它只需要两根线即可在连接于总线上的器件之间传送信息。SDA(串行数据线)和SCL(串行时钟线)都是双向I/O线,接口电路为开漏输出.需通过上拉电阻接电源VCC.当总线空闲时.两根线都是高电平。在I2C器件开始通信(传输数据)之前,串行时钟线SCL和串行数据线SDA线由于上拉的原因处于高电平状态,此时I2C总线处于空闲状态。如果主机(此处指FPGA)想开始传输数据,只需在SCL为高电平时将SD原创 2020-10-21 19:09:19 · 915 阅读 · 0 评论 -
FPGA学习笔记04——SPI通信
参考内容:Verilog硬件描述语言 西安电子科技大学 蔡觉平等主讲https://www.bilibili.com/video/BV1zb411s7bY?p=21王建飞《你好FPGA一本可以听的书》蔡觉平《Verilog HDL数字集成电路设计原理与应用》正点原子《开拓者FPGA开发指南》https://www.cnblogs.com/liujinggang/p/9609739.html1.介绍SPI(Serial Peripheral Interface,串行外围设备接口),是.原创 2020-10-13 19:11:15 · 5111 阅读 · 1 评论 -
FPGA学习笔记03——UART串口
参考内容:王建飞《你好FPGA一本可以听的书》正点原子《开拓者FPGA开发指南》1.介绍串行通信分为两种方式:同步串行通信和异步串行通信。 同步串行通信需要通信双方在同一时钟的控制下,同步传输数据;异步串行通信是指通信双方使用各自的时钟控制数据的发送和接收过程。基本的UART通信只需要两条信号线(RXD、TXD)就可以完成数据的相互通信,接收与发送是全双工形式。UART在发送或接收过程中的一帧数据由4部分组成, 起始位、 数据位、 奇偶校验位和停止位。起始位标志着一帧数据的开始, 停止原创 2020-10-13 18:17:39 · 944 阅读 · 0 评论 -
FPGA学习笔记02——Verilog HDL基础知识
参考内容:Verilog硬件描述语言 西安电子科技大学 蔡觉平等主讲https://www.bilibili.com/video/BV1zb411s7bY?p=21王建飞《你好FPGA一本可以听的书》蔡觉平《Verilog HDL数字集成电路设计原理与应用》正点原子《开拓者FPGA开发指南》硬件描述语言(HDL)及其发展发展过程国际标准语言要素1、空白符:空格符(\b)、制表符(\t)、换行符和换页符2、注释符:同C语言3、标识符:被用来命名信号名、模块名、.原创 2020-05-20 23:54:22 · 1366 阅读 · 0 评论 -
FPGA学习笔记01——简单介绍与软件安装
参考内容:Verilog硬件描述语言 西安电子科技大学 蔡觉平等主讲https://www.bilibili.com/video/BV1zb411s7bY?p=21王建飞《你好FPGA一本可以听的书》蔡觉平《Verilog HDL数字集成电路设计原理与应用》正点原子《开拓者FPGA开发指南》FPGA发展专用集成电路ASIC(Application-Speciftic Integrated Circuit)ASIC 全定制 半定制 门阵列 标准单元 ...原创 2020-05-20 15:11:50 · 754 阅读 · 0 评论