Verilog中wire型和reg型变量的区别及正确使用方式

本文介绍了Verilog中的wire线网型变量和reg寄存器型变量的区别。wire代表无电荷保持的连线,依赖驱动源,而reg能存储信息,具有状态保持功能。使用时,wire常用于连续赋值,reg则用于过程赋值,特别是在always语句中。选择数据类型要考虑逻辑操作和语句类型。

摘要生成于 C知道 ,由 DeepSeek-R1 满血版支持, 前往体验 >

1、什么是wire线网型变量

在Verilog中, wire可以纯粹看作一根导线或者一条任意位宽的总线,其默认初始值是高组态。wire作为连线型数据对应于硬件电路的物理信号连线,所以没有电荷保持作用,需要驱动源驱动。

它有俩种驱动方式一种是把它连接到一个门或模块的输出端;另一种是用连续赋值语句assign对其赋值。没有驱动源时为高阻态,即为上面提到的默认初始值。

2、什么是reg寄存器型变量

寄存器数据对应于具有状态保持作用的硬件电路元件,如触发器、锁存器。若寄存器数据未初始化其初始状态未x,而寄存器数据的关键字就是reg。也就是reg型和wire型类似,但是reg型能够存储信息(状态)。

3、区别及具体使用

重点:!!!

寄存器数据可以保持最后一次的赋值,而连线型数据需要有持续的驱动。

wire型变量对应于连续赋值,如assign  (注意不能用于always语句)

reg对应于过程赋值,如要使用always,initial 进行赋值必须使用reg型变量;begin……end之间
(1)wire型变量逻辑综合出来是一根导线
(2)reg型在always语句模块中又分为两种情况
always后敏感列表中是(a or b or c)形式的,即不带时钟边沿,综合出来还是组合逻辑;敏感表中是(posedge clk)形式的,即带边沿的,综合出来一般是时序逻辑,会包含触发器(flip_flop)

在具体定义输入输出信号数据类型时,需要考虑后面逻辑操作时需要使用的什么样的语句,综合考虑,选择正确的数据类型。

参考资料《EDA技术及应用》第四版

不对之处,还望指正!

评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值