自定义博客皮肤VIP专享

*博客头图:

格式为PNG、JPG,宽度*高度大于1920*100像素,不超过2MB,主视觉建议放在右侧,请参照线上博客头图

请上传大于1920*100像素的图片!

博客底图:

图片格式为PNG、JPG,不超过1MB,可上下左右平铺至整个背景

栏目图:

图片格式为PNG、JPG,图片宽度*高度为300*38像素,不超过0.5MB

主标题颜色:

RGB颜色,例如:#AFAFAF

Hover:

RGB颜色,例如:#AFAFAF

副标题颜色:

RGB颜色,例如:#AFAFAF

自定义博客皮肤

-+
  • 博客(16)
  • 收藏
  • 关注

原创 sdk中函数无法调用问题

之后选择+号,将.m文件添加进去。sqrt(开平方)函数不再报错。

2024-03-23 16:26:00 243

原创 基于FPGA的图像信号白平衡实现

【代码】基于FPGA的图像信号白平衡实现。

2024-03-14 17:13:15 157 1

原创 基于CORDIC算法的NCO原理和实现

【代码】基于CORDIC算法的NCO原理和实现。

2023-06-11 15:43:11 1091 3

原创 基于FPGA的FIFO时序实现

基于FPGA的FIFO时序实现。

2023-05-23 12:00:26 293

原创 基于FPGA的数字分频器实现

基于FPGA的数字分频器实现

2023-05-14 17:27:45 291

原创 基于FPGA的UART协议实现

基于FPGA的UART协议实现。

2023-05-14 16:51:54 184

原创 基于vivado的AXI写时序实现

基于VIVADO的AXI IP核实现,时序及原理

2023-05-13 23:03:19 362

原创 基于FPGA的FIR滤波器设计

基于FPGA的数字信号处理,FIR滤波器实现

2022-10-29 15:44:08 613

原创 Vivado2018.3安装教程(含lincese)

基于FPGA的开发工具,包括Verilog语言,C语言开发

2022-10-27 21:31:33 6345 6

原创 基于FPGA的DDS混频及原理

基于FPGA的DDS混频

2022-09-03 20:08:29 1443

原创 基于VIVADO的FFT ip核详解和设计

基于VIVADO的FFT实现,通过快速傅里叶变化来更快的实现数字信号处理

2022-08-30 14:52:16 2673

原创 基于matalab的FIR IP核滤波器系数生成

Matalab生成FIR滤波器所需要系数,然后导入FPGA

2022-08-30 10:47:57 1061

原创 基于FPGA的希尔伯特滤波器实现

基于FPGA实现的希尔伯特数字滤波器。

2022-08-26 14:19:47 3369 10

原创 仿真文件出现蓝线

这就是说你要把输入信号的位宽与被例化模块对应信号的位宽保持一致。大于的话也是没有问题的,但是不能小于。

2022-06-15 14:40:14 1768

原创 基于FPGA的NCO实现

NCO实现原理数字振荡器输出频率,相位可控的正弦波,精度高,稳定性高,替代VCO,用起来方便也易于操作。实现方式:直接调用fpga里面的ip核,以下是IP核的配置方法:接下来选择输出为单路还是多路:最后生成ip核时需要注意的事项:生成时会需要漫长的等待,因此需要如下操作:最后成功生成:实现代码:input clk ;input rst_n ;output [13:0]fsin_i ;wire [13:.

2020-08-23 12:50:25 4049 1

原创 基于FPGA的CIC滤波器的实现

CICl滤波器的实现

2020-08-23 12:48:46 688 1

空空如也

空空如也

TA创建的收藏夹 TA关注的收藏夹

TA关注的人

提示
确定要删除当前文章?
取消 删除