硬件电路设计基础
硬件电路设计的一些基础知识
李抱石
专注汽车电子电路设计
展开
专栏收录文章
- 默认排序
- 最新发布
- 最早发布
- 最多阅读
- 最少阅读
-
D类功放输出滤波电路如何设计
D类放大器通过开关输出音频信号,需使用LC滤波器滤除数百kHz的载波频率(如500kHz),保留20Hz-20kHz的音频信号。滤波器设计关键是将谐振频率设在30-50kHz之间,既保证音频通过,又有效抑制载波干扰。该频率范围同时有助于减少长导线带来的EMI辐射问题。滤波器截止频率由公式f=1/(2π√LC)计算确定,需兼顾信号保真度和高频抑制需求。这种设计平衡了音频质量和电磁兼容性要求。原创 2025-06-01 11:27:29 · 569 阅读 · 0 评论 -
电压检测电路那些事
2.VSEN为芯片的检测管脚,内部连接到一个比较器,用来与参考电压进行比较,当电压高于参考电压时M3截止,M3是一个开漏输出的结构,当M3截止的时候Vout由外部上拉电源决定;2.对于比较复杂的硬件系统,包括多个模块,各模块之间有相应的逻辑关系,电压检测电路可以通过设置固定的检测电压值,当系统电压超过检测电压时,使系统立即进入到相应模式,保证了系统间合理的逻辑。3.Cd是一个输出延迟时间设置管脚,通过外接一个电容,与芯片内部的Rdelay构成一个RC延时电路,选择合适的Cd设定Vout的输出延迟时间。原创 2024-10-02 15:56:58 · 1247 阅读 · 0 评论 -
单片机中常见GPIO的八种工作模式详解
在嵌入式电路设计当中,单片机内部的GPIO端口结构是什么样的原创 2024-09-21 13:35:52 · 2189 阅读 · 0 评论 -
什么是RC充电时间常数?
RC充电时间常数原创 2024-09-17 10:18:51 · 2945 阅读 · 0 评论 -
PCB layout设计简述
为了减小线间干扰,保证线间距足够大,当线中心间距不小于3倍线宽时,则可以保证大部分电场互不干扰,这就是3W法则。3.晶振周围要有屏蔽地,防止晶振对周围敏感信号产生影响,也会减小周围敏感信号对晶振的影响;波峰焊:焊锡融化后在焊锡池中形成波峰,接插件先插入pcb板子上,然后通过形成波峰的焊锡,4.晶振走线投影下方禁止走任何信号线,避免噪声串入晶振,导致晶振工作不稳定;需要保证3W走线一般包括时钟线,差分信号线,视频信号线,音频信号线等。Q5:什么是波峰焊,什么是回流焊?Q5:PCB布局一般原则是什么?原创 2023-08-15 22:32:28 · 263 阅读 · 0 评论 -
射频电路layout注意事项简述
pcb layout;射频电路原创 2023-08-14 22:20:27 · 1299 阅读 · 0 评论
分享