自定义博客皮肤VIP专享

*博客头图:

格式为PNG、JPG,宽度*高度大于1920*100像素,不超过2MB,主视觉建议放在右侧,请参照线上博客头图

请上传大于1920*100像素的图片!

博客底图:

图片格式为PNG、JPG,不超过1MB,可上下左右平铺至整个背景

栏目图:

图片格式为PNG、JPG,图片宽度*高度为300*38像素,不超过0.5MB

主标题颜色:

RGB颜色,例如:#AFAFAF

Hover:

RGB颜色,例如:#AFAFAF

副标题颜色:

RGB颜色,例如:#AFAFAF

自定义博客皮肤

-+
  • 博客(8)
  • 资源 (1)
  • 收藏
  • 关注

原创 将图片制作成PCB板钥匙扣(结界兽篇)

记得冬奥会的时候,“冰墩墩”大火,全网一墩难求,当时就用电路板加工了一批冰墩墩,送给了同事及朋友。当时没有记录制作过程,现在《哪吒2》票房突飞猛进,一路高涨,里面结界兽无论是谁都能硬抗3秒,于是又萌生了做结界兽钥匙扣的想法,现把过程记录下分享给大家。

2025-02-13 10:51:31 1481

原创 基于BPI flash的多FPGA级联设计

目前FPGA已广泛应用于大规模、复杂系统设计中,尽管FPGA资源丰富,但是在大型系统中,单片FPGA资源远远不能满足一般设计应用的要求,或者说单颗顶配的FPGA可以满足资源相关需求,但是价格极高,对于成本敏感的企业,选择顶配FPGA并不是首选方案,因此多片FPGA集成使用成为了实用方案。多片FPGA级联使用,即将多个FPGA当做一个FPGA来用,今天来分享下把多个FPGA当做一个FPGA来用的硬件架构。

2025-02-10 13:52:14 755

原创 FPGA内部高速数据通道--AXI Stream总线

AXI4 是ARM公司提出的一种片内总线,描述了主从设备之间的数据传输方式。主要有AXI4_lite、AXI4_full、AXI4_stream三种。AXI4_lite:不支持突发传输,一般用于小数据量的IP初始化和嵌入式设备数据传输。AXI4_full:可称为AXI4,支持突发传输,突发长度为1~256。AXI4_stream:流数据,丢弃了地址项,用于高速数据传输。

2025-02-06 17:40:13 1101

原创 车载设备电源抗干扰处理电路

输入电源通过D1后,输入到F1,F1是自恢复保险丝。这里可采用60V耐压,3 A自恢复保险丝, 当系统主电源电流大于3A时,F1工作,主电源断开,保护后端硬件安全;当主电源电流小于3 A时, F1相当于导体, 电源稳定通过F1。车辆蓄电池电压为VIN,输入电 源通过肖特基二极管D1,其功能是防止输入电源反接。当输入电源反接时,D1截止,系统没有电流,这样后端电子器件就不会在电源反接下发生硬件功能性损坏。通过一系列的EMI处理,后端电子系统所需电源将会很干净,可完全满足后端稳压芯片输入要求。

2025-01-24 11:37:16 672

原创 基于FPGA的AES256加密算法实现

AES256算法为最常见的对称加密算法,对称加密算法也就是加密和解密用相同的密钥,具体的加解密流程如下图。其中,明文P是指没有经过加密的数据,数据长度128bit;密钥K是用来加密明文或解密密文的密码,在对称加密算法中,加密与解密的密钥是相同的,长度为256bit;密文C为经加密函数处理后的数据,数据长度128bit;AES256加解密函数为明文与密文之间换算的算法。

2025-01-22 22:03:33 2353

原创 基于xilinx FPGA FFT IP核快速傅里叶变换实现

快速傅里叶变换(FFT)是一种高效的离散傅里叶变换(DFT)算法,广泛应用于信号处理领域。在FPGA设计中,Xilinx提供了专用的FFT IP核,以实现高性能的信号分析和处理。具体算法原理在此不做赘述。

2025-01-22 16:07:48 2942 5

原创 基于xilinx FPGA的DDS IP核产生线性调频(LFM)信号

DDS即直接数字频率合成(Direct Digital Frequency Synthesizer),它是一种基于全数字技术,从相位概念出发直接合成所需波形的频率合成技术。简单来说,DDS可以根据我们设定的参数,快速、准确地生成各种频率的正弦波、余弦波等波形信号。而DDS IP核则是Xilinx公司在Vivado开发环境中提供的一个功能强大的IP核,用于实现DDS功能。具体原理可以查看xilinx官方文档,这里不做赘述。

2025-01-03 16:10:53 2808

原创 写在新年伊始

*

2025-01-01 21:24:54 320

结界兽gerber文件

结界兽gerber文件

2025-02-13

AES_128.rar

AES算法FPGA实现,包括密钥加变换,字节代换,密钥扩展,行位移,列混合

2019-09-06

空空如也

TA创建的收藏夹 TA关注的收藏夹

TA关注的人

提示
确定要删除当前文章?
取消 删除