- 博客(16)
- 资源 (5)
- 收藏
- 关注
原创 8bit/10bit线路编码简介
8bit/10bit线路编码简介线路编码: 线路/信道:特指在数据(信息)传输中,信号传输的物理通道。本质上信道不局限于有线/无线,也不局限于具体的载体材质,可以是铜线、光信号、甚至是无介质空间中的电磁场。在本文中,主要针对有线通讯和光通讯应用的场景来具体讨论和展开。信号交叠每一种信道都有自己的特性,这些特性限制了最高的传输频率,更高频率的传输,会导致前后两个信息之间难以分辨,产生信号的交叠。时钟信息在数字电路系统中,需要传输的最高频率的信息就时钟信息。时钟频率要低于信道...
2021-10-13 15:19:59
5921
原创 跨时钟域的处理
很久不写东西了,因为这个空间里似乎都是做软件的,而我把ASIC/FPGA认为是硬件电路。所以写的虽然也是代码,但是想的确实硬件电路。这让我在这个软件人员居多的空间里显得格格不入。 写这个题目,其实是我有些忍不住了。这十几年来,我面试过很多新人,也带过很多新人,他们之中很多人的成就都已经超越了我。但是当我们偶尔回顾这个小小的跨越时钟域的问题时,仍然有很多的困惑和不理解。
2013-10-21 12:27:23
16511
原创 数字DDR PHY
在ASIC的设计中,PHY是经常要遇到的,它是链接数字逻辑和物理电路的必要环节。通常这部分设计由模拟电路来完成,但是这很可能就意味着局限在某个固定的厂家或者工艺上。 在这之前,我有机会针对DDR2设计了一个数字PHY。虽然在实现上仍然要和后端的工程师有比较密切和有效的沟通,但是对于数字PHY,毕竟在很大程度上不再依赖厂家和工艺,这至少的商务上提供了很大的灵活性。 其实DD
2010-01-03 14:44:00
22200
原创 物质是世界,能量是本质
面对大千世界,从原子到宇宙,似乎从结构上看,物质少了些,空间中实际上基本都是空的。但是在这空空荡荡的世界里,似乎有着和物质不相匹配的能量存在。于是我一直在追问自己,这些不明的能量是从那里来的? 前几天晚上,我无睡意的躺在床上,看着漆黑的房间,想象这这个空间里充斥的物质和能量。突然我感觉到,在这空旷的房间里,物质其实是不存在的,但是能量却是连续的。物质其实是能量的某种聚
2009-08-28 14:33:00
3015
转载 如何写邮件
不得不说起外企的邮件制度。几个要点: 一、书面胜于口头。你做过什么,要去做什么,需要别人做什么,写邮件发出去,以后起争执了就是证据,年终盘点也知道你每天都干了些什么。written is always better than oral(书面强于口头)。长此以往,极度锻炼商务英语。 二、搞清楚TO,CC,BCC,FW To,收件人,也就是要主要阅读这邮件的人
2009-08-17 15:28:00
3000
原创 视频图像格式
1. 早期的VESA(video electronics standard association)系列: 2. 传统TV的格式。这里主要是601/656和709/1120的格式制式分辨率场频点频点/行行/帧传输频率NTSC
2009-08-13 14:24:00
3584
转载 话说高清电视
话说高清电视 编者按:“高清电视”,无论是在家电行业,在广电部门大力推动的数字电视,抑或是在日益兴旺的IPTV 领域,都是一个被热捧的名词,但“高清电视”是什么?恐怕很多人都无法作出明确的定义。为了解惑,下文亦尝试对高 清电视作一番阐述,希望可以给众位看官一个对高清电视的直观了解。高清电视与分辨率
2009-08-11 10:56:00
2160
原创 DDR 内存的速度
DDR 内存的内核其实就是SDRAM的存储内核,只不过是在端口上加了预取,所以仍然叫做SDRAM,但是在前面增加了DDR的字头。第一代DDR SDRAM只有2bit预取 ,所以内外的时钟频率相同,但是从外部看是时钟的上、下沿都在工作,而从内部看其实只有一个沿在工作,但是位宽通过预取逻辑增加了一倍。DDRII 的预取变成的4bit,所以RAM内部的时钟就只有外部的一半,但是4bit的预取却
2009-07-29 20:05:00
3140
原创 象棋残局
感觉很有意思的棋局,现在感觉是 和棋 我觉得最后是和棋: 红 黑 马3进5 车4平5 帅5进1 炮4平3 (此时黑棋不能平卒,否则红帅回到原位,黑棋就很难有下文了) 马5进6 象7退5 马6进8 卒3平4 帅5平6 (此时红旗不能吃卒,否则黑棋卒2平3就把红马抽掉了。当然上将会被黑车直
2009-07-27 17:50:00
2555
转载 佛说
我问佛:世间为何有那么多遗憾? 佛曰:这是一个婆娑世界,婆娑即遗憾 没有遗憾,给你再多幸福也不会体会快乐 我问佛:如何让人们的心不再感到孤单? 佛曰:每一颗心生来就是孤单而残缺的 多数带着这种残缺度过一生 只因与能使它圆满的另一半相遇时 不是疏忽错过,就是已失去了拥有它的资格 我问佛:如果遇到了可以爱的人,却又怕不能把握该怎么办? 佛曰:留人间多少爱
2009-07-27 11:55:00
1830
原创 关于内存
脑子里一些乱七八糟的东西,不整理容易丢,更容易混淆。现在先整理一下有关内存(主要是DDR)的一些东西。 我认识内存是从计算机开始的(也许大多数人都是这样),那是知道主办上那个树立起来的小条叫做内存,它和系统运行的快慢有着直接的关系(尤其是到了windows时代),而且价格也不菲(当时4M的内存要几百块)。时间过去了10几年,我对这个叫内存的东西已经有了很深刻的
2009-07-10 16:54:00
2658
转载 视频DVI信号
一、利用DVI信号的优势: 1.提供最好的图像质量。 在VGA信号的显示中,笔记本的图象质量是最高的。CPU将要显示的数据交给显卡,显卡经过处理形成一幅待显示的图形信号(数字信号),将此数字信号直接驱动LCD屏,形成笔记本的显示信号,这是最“原装”的信号,未经任何处理和损失。将图形信号(数字)经过D/A转换后,形成RGBHV信号,传输到达显示设备时还需经过A/D过程,重新生成数字信号,驱动
2009-07-06 16:24:00
3498
原创 论文的测谎仪
最近看到的消息,一些高校开始使用“测谎仪”对毕业生的论文进行评测了。就是要对比此论文中有多少部份是抄袭的,或者有抄袭嫌疑的。 我真的佩服做软件的朋友,这个市场都能敏锐的抓到。这种工具软件都有人做。相比之下我们这些做硬件的就很是目光短浅,通常仅仅盯在hot point上。 很多毕业生对此多有意见。责怪的声音居多。赞成的几乎没有(或者干脆被淹没了)。其实这正说明
2009-07-02 17:52:00
1989
原创 关于除法电路
除法,这个小学4年纪就开始学习和使用的方法却一直是我这个ASIC工程师心中的痛。我一直在思考如何能找到一个简单(硬件资源少)而快捷(时钟排数少)的通用除法电路。 其实简单的说除法可以用迭代的减法来实现,但是对于硬件,这恐怕要花很多时间。我也一直没有找到实现任意除法的好方法。但是对于某些除数固定的除法还是有一些办法的。
2009-06-30 12:48:00
4370
2
原创 异步时钟切换电路
问题: 2个频率无关的时钟,在sel的选择下做切换。 有时一个看起来简单,实际上是在考验ASIC工程师的问题。 1.简单的讲就是做信号的2选1么,那么我们就先做一个简答的2选1吧。 这是一个逻辑图,实际的2选1是由3个门电路过程的,比如2个与一个或:
2009-06-18 14:20:00
9520
原创 关于3分频电路的讨论
第一次写技术性的blog,就先选择一个看似简单的话题吧。 无论从算法上还是逻辑上,这个题目都非常简单,但是对于ASIC工程师,恐怕却是一个不小的挑战。 首先,看看我们的目标: 很简单吧,只要在响应的输入时钟沿上产生输出的翻转就可以了。但是对于ASIC工程师,却有很多东西是值得讨论的。 1.行为级的实现
2009-06-17 14:26:00
22172
5
DeepID2——强大的人脸分类算法笔记.docx
2020-11-26
空空如也
TA创建的收藏夹 TA关注的收藏夹
TA关注的人