JFET的采样和保持电路

本文介绍了一种使用JFET实现的采样和保持电路。通过将逻辑电压同时施加到样品和持有JFETs,可以有效提高电路性能。特别是利用FM1109单片双JFET的内在匹配特性,可以显著减小RDS(ON)的误差,进而优化整个电路的匹配性和稳定性。

摘要生成于 C知道 ,由 DeepSeek-R1 满血版支持, 前往体验 >

这是JFET的采样和保持电路。在这个电路中,的逻辑电压同时施加到样品和持有JFETs。这里是电路:

  

JFET的采样和保持电路的电路原理图

  由于RDS的错误JFETs(上),可以??尽量减少匹配的反馈电容电阻和输入阻抗。因为FM1109单片双和固有匹配的RDS(ON)的漏电流匹配电路的性能大大提高。

评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值