基于SignalTap的FPGA调试

本文详细介绍了如何使用SignalTap II进行FPGA调试。包括创建测试文件、选择仿真工具与时钟、添加观察信号等步骤。

摘要生成于 C知道 ,由 DeepSeek-R1 满血版支持, 前往体验 >

一 打开SignalTap II 软件

这里用的是Quartus II 13.0,调试的芯片是EP4CE15E22C8。点击“Tools  ->  SignalTap II Logic Analyzer”。打开在线调试工具。基于SignalTap的FPGA调试

二 创建测试文件

点击”SignalTap II -> New File”,来创建一个测试文件。注意这个测试文件实际在是工程中的一部分,会占用系统的RAM等资源,因此视调试芯片存储大小而选择观察数据的数量。完成工程后也要把测试文件从工程中移除,重新编译,以减小系统资源占用。

基于SignalTap的FPGA调试

 

三 选择仿真工具

       点击“Setup”来选择仿真工具。这里用的是USB-Blaster。选择工具后给电路板上电,点击“Scan Chain”来检测芯片类型。

基于SignalTap的FPGA调试

基于SignalTap的FPGA调试

 

四 选择仿真时钟

       点击“Singal Configuartion”的“Clock”的浏览键。选择调试触发的系统时钟。

       点击 “List“可显示可添加的信号源,这里点击”clk”和“>”以添加时钟信号,选中后点击“OK”以完成添加。

基于SignalTap的FPGA调试

基于SignalTap的FPGA调试

 

五 添加观察信号

       在“trigger”窗口空白处左键双击即可调出添加信号界面。在“Fitter”中选择”Design Entry”,点击“List”可显示观察的信号。

基于SignalTap的FPGA调试

基于SignalTap的FPGA调试

基于SignalTap的FPGA调试

       与添加时钟信号的方法类似,将信号添加到观察信号中。需要注意的是如图中“RA8875_Data”是16位数据,观察时也将显示16位的16进制数值,而“RA8875_Data[0]”是1位数据,观察时是1位二进制数值。

 

六 保存测试文件

       保存测试文件,注意路径不能有中文。同时将文件添加到工程中。

基于SignalTap的FPGA调试

 

七 开始调试

       编译当前工程,并在“SignalTap ”窗口中的”Sof Manager”旁边点中浏览按键,选择编译输出的.sof文件,点击“Program Device”按键。至此,调试的准备工作就完成了。

基于SignalTap的FPGA调试

基于SignalTap的FPGA调试

基于SignalTap的FPGA调试

八 观察

       在“trigger”中点击”Data”标签,并在”Instance Manager”中选择断续调试和连续调试,就可以观察到数据了。

基于SignalTap的FPGA调试

基于SignalTap的FPGA调试

注意:调试完成后一定要将文件从工程中移除,并重新编译!

评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值