FPGA-数码管显示(动态显示)

FPGA-数码管显示(动态显示)

一、数码管显示原理

数码管由多个发光二极管组成,分为共阳型和共阴型两种。什么型的数码管就在公共端加什么电平(例如,共阳型数码管在公共端加高电平),然后在字码端加字型代码就可以驱动显示了。
数码管动态显示工作原理:利用人眼视觉惰性,只要数码管显示刷新的速度足够快,人眼就无法分辨出来。
本实验是在EGO1开发板上利用数码管显示数字1234。数码管原理图如下。
在这里插入图片描述
在这里插入图片描述
由图可知,开发板上的数码管为共阴型数码管,公共端需要加高电平才能使NPN三极管导通。

二、代码

module seg_dtxs(clk,rst,seg,com);
input clk,rst;
output [7:0]seg;
output [3:0]com;

reg [7:0]seg;
reg [3:0]com;
reg [1:0]dm;

reg [16:0]counter;

//产生1ms延时
always @(posedge clk or negedge rst)
  begin
    if(!rst)
      counter <= 0;
    else if(counter == 99_999)
      counter <= 0;
    else 
      counter <= counter + 1;
  end

//每隔1ms计数加1,加到4自动归0
always @(posedge clk or negedge rst)
  begin
    if(!rst)
      dm <= 0;
    else if((counter == 99_999) && (dm == 3))
      dm <= 0;
    else if(counter == 99_999)
      dm <= dm + 1;
    else 
      dm <= dm;
  end

//根据计数的值来选择哪一个数码管公共端被导通
always @(*)
  begin
    case(dm)
    0:com <= 4'b0001;
    1:com <= 4'b0010;
    2:com <= 4'b0100;
    3:com <= 4'b1000;
    default:com <= 4'b0001;
    endcase
  end

//根据被导通时,该位置需要显示什么就送什么字型代码
always @(*)
  begin
    case(dm)
    0:seg <= 8'h66;  // 4
    1:seg <= 8'h4f;  // 3
    2:seg <= 8'h5b;  // 2
    3:seg <= 8'h06;  // 1
    endcase
  end

endmodule

三、运行

在这里插入图片描述

<think>好的,我现在需要回答用户关于“EGO1是什么”的问题。首先,我得确定用户指的是哪个领域的EGO1,因为可能有多个同名的事物。常见的可能性包括FPGA开发板、电子设备、企业或组织名称,或者是某个专业术语的缩写。 首先,我会想到赛灵思(Xilinx)的EGO1 FPGA开发板,这是针对学生和初学者的学习工具。这个方向比较常见,可能用户指的是这个。需要确认EGO1的主要用途、特点和适用场景,比如支持哪些硬件描述语言,适用的开发环境,以及教学用途。 其次,需要检查是否存在其他可能的解释。例如,EGO1是否有其他公司或产品的名称,或者在其他领域如心理学、生物学中的术语。但根据常见的科技问题,FPGA开发板的解释更可能符合用户需求。 接下来,我需要组织信息,确保结构清晰,分点说明。按照用户的要求,使用中文,行内公式用$...$,独立公式用$$...$$,但这个问题可能不需要数学公式,但如果有涉及技术参数的话可能需要。比如,FPGA的时钟频率或者硬件规格,如果有的话,可以用LaTeX表示数值,例如$100\text{MHz}$。 然后,验证信息的准确性。比如,EGO1是否确实由赛灵思推出,或者是否有其他制造商。需要确认EGO1的主要功能,如支持的接口、外设、兼容的软件工具(如Vivado),以及适合的应用场景,比如数字电路设计、实验课程等。 可能还需要提到EGO1与其他FPGA开发板的区别,比如价格亲民、适合入门者,或者特定的教学资源配套。如果有的话,可以简要说明其硬件组成,如FPGA芯片型号(例如XC7A35T),扩展接口,输入输出设备等。 同时,要避免技术错误,例如正确说明支持的HDL语言是Verilog和VHDL,开发环境是Vivado Design Suite,以及是否有社区或教育资源支持。 最后,确保回答符合用户可见层的指导方针:结构清晰,逐步解决问题,真实可靠。如果有不确定的部分,可能需要注明可能存在其他解释,但主要聚焦在FPGA开发板上。</think>EGO1 是一款由 **赛灵思(Xilinx)** 推出的 **FPGA 开发板**,主要面向高校学生、电子爱好者和硬件设计初学者,用于学习和实践数字电路设计、硬件描述语言(HDL)以及嵌入式系统开发--- ### 关键特性与用途: 1. **硬件核心** - 搭载 **Xilinx Artix-7 FPGA 芯片**(型号通常为 **XC7A35T**),支持逻辑单元数量约为 $33,280$ 个,可满足中等复杂度的数字电路设计需求。 - 提供丰富的外设接口,如 GPIO、VGA、USB-UART、七段数码管、LED 灯、按钮开关等,便于连接外部设备进行实验。 2. **开发环境** - 使用 **Vivado Design Suite**(赛灵思官方工具),支持 **Verilog** 和 **VHDL** 硬件描述语言,可通过编写代码实现从简单逻辑门到复杂处理器的设计。 3. **教学与学习场景** - 广泛用于高校课程(如数字逻辑设计、计算机组成原理)的实验平台,帮助学生理解 FPGA 的工作原理。 - 适合实现基础项目,例如: - 计数器、时钟分频器 - PWM 调光、VGA 显示控制 - 简单 CPU 或通信协议(如 UART、SPI)的实现。 4. **成本与易用性** - 相比高端 FPGA 开发板,EGO1 价格更亲民,且配套详细的实验手册和示例代码,降低初学者的入门门槛。 --- ### 典型应用示例: - **数字电路实验** 设计一个 $4\text{-bit}$ 二进制计数器,通过 LED 显示计数结果,时钟频率可设置为 $1\text{Hz}$(公式:$$f_{\text{out}} = \frac{f_{\text{clk}}}{2^n}$$)。 - **外设控制** 使用 Verilog 编写 VGA 驱动,在屏幕上显示自定义图形或文字。 --- ### 与其他开发板的区别: - **定位明确**:专注教学而非工业级应用,外设配置简化但足够覆盖基础需求。 - **兼容性**:完全支持 Vivado 工具链,与赛灵思生态无缝衔接,便于后续升级到更复杂的 FPGA 平台。 如果需要进一步了解具体实验操作或硬件配置细节,可以补充说明! 😊
评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值