
计算机组成原理
文章平均质量分 66
计算机组成原理知识学习笔记
HackerYoung
stick to the end,the winner is the king!
展开
-
【计算机组成原理】思维导图
【计算机组成原理】思维导图原创 2021-12-26 13:24:00 · 910 阅读 · 0 评论 -
【计算机组成原理】归纳总结笔记+课后习题答案
【计算机组成原理】复习笔记归纳总结+课后习题答案原创 2021-12-26 13:01:18 · 629 阅读 · 0 评论 -
【计算机组成原理】期末复习核心重点
考试题型说明第1章:概论第2章:计算机发展及应用第3章:系统总线第4章:存储器第5章:输入输出系统第6章:计算机的运算方法第8章:CPU的结构和功能...原创 2021-12-25 21:42:11 · 448 阅读 · 0 评论 -
【计算机组成原理】期末复习题库汇总
校本课程【计算机组成原理】期末复习题题库练习原创 2021-12-25 19:36:33 · 2791 阅读 · 0 评论 -
【计算机组成原理】实验7:通用寄存器实验
一、实验目的1. 熟悉通用寄存器的数据通路。2. 掌握通用寄存器的构成和运用。二、实验要求在掌握了AX、BX运算寄存器的读写操作后,继续完成CX、DX通用寄存器的数据写入与读出。三、实验原理实验中所用的通用寄存器数据通路如下图所示。由四片8位字长的74LS574组成CX(R1 R0)、DX(R3 R2)通用寄存器组。图中X2 X1 X0定义输出选通使能,SI、XP控制位为源选通选择。RXW为寄存器数据写入使能,O2 O1 O0及OP、DI为目的寄存器选择。T4信号为寄存器、堆栈数据写入脉冲,上升原创 2021-08-28 20:50:42 · 10221 阅读 · 0 评论 -
【计算机组成原理】实验6:指令总线运用实验
实验内容一、实验原理指令总线(IBUS)作为传递指令信息的通道是连接指令部件的钮带,如下图所示,在取指操作中指令信息由主存流向指令寄存器IR和指令译码器ID,若取操作数也可经三态门流向数据总线,指令总线(IBUS)也是主存及IR与数据总线之间的互递通路,在主存读写周期与数据总线双向交換信息,在通用寄存器或内存寻址操作中透过数据总线单向传递地址信息。二、数据通路三、部件特点1. 指令寄存器IR上图所示的IR框由2片74LS574锁存器构成16位指令寄存器,主要用于存放指令所规定的寻址方式,它的输原创 2021-08-28 20:46:38 · 5498 阅读 · 2 评论 -
【计算机组成原理】实验5:运算器实验
实验内容一、实验原理实验中所用的运算器数据通路如下图所示。ALU运算器由CPLD描述。运算器的输出经过2片74LS245三态门与数据总线相连,2个运算寄存器AX、BX的数据输入端分别由4个74LS374锁存器锁存,锁存器的输入端与数据总线相连。准双向I/O输入输出端口用来给出参与运算的数据,经2片74LS245三态门与数据总线相连。在上图中,AXW、BXW在“搭接态”由实验连接对应的二进制开关控制,“0”有效,通过【单拍】按钮产生的负脉冲把总线上的数据打入,实现AXW、BXW写入操作。二、运算器功原创 2021-08-28 20:28:56 · 20124 阅读 · 1 评论 -
【计算机组成原理】实验4:存储器读写实验
实验内容一、实验原理存储器是计算机的存储部件,用于存放程序和数据。存储器是计算机信息存储的核心,是计算机必不可少的部件之一,计算机就是按存放在存储器中的程序自动有序不间断地进行工作。本系统从提高存储器存储信息效率的角度设计数据通路,按现代计算机中最为典型的分段存储理念把存储器组织划分为程序段、数据段等,由此派生了数据总线(DBus)、指令总线(IBus)、微总线(μBus)等与现代计算机设计规范相吻合的实验环境。实验所用的存储器电路原理如下图所示,该存储器组织由二片6116构成具有奇偶概念的十六位信原创 2021-08-28 20:19:08 · 19705 阅读 · 0 评论 -
【计算机组成原理】实验3:地址总线实验
实验内容一、实验原理本系统设有内存与外设两条地址总线。通过PC计数器提供内存(程序存储器)地址,并由地址寄存器AR传递内存(数据存储器)地址与外设地址。另外堆栈寄存器SP亦可视为地址寄存器,它的堆顶指针指向数据与程序的存取地址。1.11位内存地址Addr如上图所示,本系统从提高信息存取效率的角度设计主内存地址通路,按现代计算机体系结构中最为典型的分段存取理念合成内存地址总线addr,在指令操作“时段”(取操作码与取操作数),以当前程序指针PC为址,遇主内存数据传递“时段”以当前数据指针AR为址。a原创 2021-08-28 19:43:19 · 6467 阅读 · 0 评论 -
【计算机组成原理】实验2:十六位数据总线实验
实验内容一、实验原理系统数据总线作为计算机传递信息的通道是连接各个功能部件的纽带,在计算机中起着至关重要的作用。模型机的工作过程就是计算机各个功能部件之间的信息,通过数据总线不断有序流动的过程。1.字与字节体系本系统总线宽度为十六位,设有字长控位“W”,当W=0,由源寻址的奇偶性决定当前总线宽度,源寻址为偶时其总线宽度为十六位;当源寻址为奇或W=1时,总线宽度为八位,形成如图所示的奇(八位)与偶(八位)互通的字节总线。2.源奇偶的运用如图所示,以字节为基准把十六位数据总线划分奇与偶俩路八位总原创 2021-08-28 18:57:51 · 6172 阅读 · 0 评论 -
【计算机组成原理】实验1: 基本逻辑单元实验
学院、系:计算机学院专业名称:软件工程学生姓名:小何学长一、实验题目将I/O单元低8位作为输入信号、I/O单元高8位作为输出信号,学习逻辑门和三八译码器使用。二、实验目的与要求实验目的学习构成计算机硬件的基础数字逻辑电路的应用;了解74LS08逻辑与、74LS32逻辑或、74LS04逻辑非、74LS138三八译码器工作方式。实验要求试着使用与非门、或非门搭建电路,体会其输入输出和与门、或门的区别。三、实验步骤首先将I/O单元S15~S8开...原创 2021-08-28 18:47:03 · 2643 阅读 · 0 评论