
FPGA
文章平均质量分 63
HHXUN
天道酬勤
展开
-
学习FPGA需要注意的100个要点
1.FPGA不是编程语言,而是一种可综合的硬件描述语言。2.Verilog 支持两种进程initial和always进程3.阻塞与非阻塞指的相对于进程本身而言的。4.使用进程模块的电路类型: 组合电路-----对组合逻辑中使用的所有输入敏感 例子: always@(a or b or sel) 时序电路-----仅对时钟和控制信号转载 2016-04-14 17:08:39 · 1320 阅读 · 0 评论 -
基于ARM与FPGA的LCD控制器设计
https://www.element14.com/community/thread/8139/l/%E5%9F%BA%E4%BA%8Earm%E4%B8%8Efpga%E7%9A%84lcd%E6%8E%A7%E5%88%B6%E5%99%A8%E8%AE%BE%E8%AE%A1?displayFullThread=true随着显示屏技术的不断发展,真彩液晶显示屏以其高分辨率转载 2016-10-26 16:53:46 · 3073 阅读 · 0 评论 -
如何使用Nios II导入已有工程
方法1 File>Import>General>Exsiting Projects into Workspace各位同学可不要小看这个步骤,这个步骤将指定路径所有的Eclipse工程(当然包括Nios II工程)全部找出来。然后只需选择Nios II工程即可。下图所示的EP3C10-2010为QII工程的路径,列出的为Nios II IDE和Nios II SBTE的工程。转载 2016-10-07 18:24:44 · 6355 阅读 · 0 评论 -
Verilog学习笔记(一)语法
常量:数字表达方式:例:8'b10101100 //位宽为8的数的二进制表示, 'b表示二进制x表示不确定值,z表示高阻负数:位宽前面加一个负号下划线:用于数字中间提高可读性参数(Parameter)型 :用来定义常量变量:wire:wire型数据常用来表示用于以assign原创 2017-10-26 10:31:40 · 2397 阅读 · 0 评论 -
Verilog学习(二)Verilog模型
主要有五种模型:1) 系统级(system)2) 算法级(algorithmic)3) RTL级(RegisterTransferLevel):4) 门级(gate-level):5) 开关级(switch-level)其中门类型有:用户定义的原语(UDP)注意点:1) UDP只能有一个输出端,而且必定是端口说明列表的第一项。原创 2018-01-14 21:43:38 · 1980 阅读 · 0 评论