IIC存储芯片应用

I2C总线与AT24C01A存储芯片应用解析
本文介绍了I2C总线的基本原理和操作过程,包括开始信号、停止信号和应答信号的定义。以AT24C01A为例,详细阐述了其控制字节格式、写时序和读时序。并行口的介绍包括了其功能、信号以及硬件结构,强调了并行口在模拟I2C总线中的作用。
(一)试验前的准备知识: 

一、I2C总线:i2c总线是 Philips 公司首先推出的一种两线制串行传输总线。它由一根数据线(SDA)和一根 
时钟线(SDL)组成。i2c总线的数据传输过程如图3所示,基本过程为: 
1、主机发出开始信号。 
2、主机接着送出1字节的从机地址信息,其中最低位为读写控制码(1为读、0为写),高7位为从机器件地址 
代码。 
3、从机发出认可信号。 
4、主机开始发送信息,每发完一字节后,从机发出认可信号给主机。 
5、主机发出停止信号。 

I2C总线上各信号的具体说明: 
开始信号:在时钟线(SCL)为高电平其间,数据线(SDA)由高变低,将产生一个开始信号。 
停止信号:在时钟线(SCL)为高电平其间,数据线(SDA)由低变高,将产生一个停止信号。 
应答信号:既认可信号,主机写从机时每写完一字节,如果正确从机将在下一个时钟周期将数据线(SDA)拉 
低,以告诉主机操作有效。在主机读从机时正确读完一字节后,主机在下一个时钟周期同样也要将数据线(S 
DA)拉低,发出认可信号,告诉从机所发数据已经收妥。(注:读从机时主机在最后1字节数据接收完以后不 
发应答,直接发停止信号)。 
注意:在I2C通信过程中,所有的数据改变都必须在时钟线SCL为低电平时改变,在时钟线SCL为高电平时必须保 持数据SDA信号的稳定,任何在时钟线为高电平时数据线上的电平改变都被认为是起始或停止信号。 

下面以AT24C01A为例,对几个主要工作时序做详细说明。 
(1)AT24LC01A的控制字(节)格式:发送时紧跟开始信号后的4位是器件选择位,通常为‘1010',它和后面的3位器件地址码(由AT24C01的A0、A1、A2上的电平决定)共同构成了7位的从机地址。从机地址后紧跟1位读/写控制位,该位为1表示读,为0表示写。最后1位是应答位
评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值