这几天在解决源代码编译时忽然遇到个问题,今天终于在网络上学习MAKEFILE资料后得到解决,在此与大家分享。
使用GCC开发的朋友是不是会常写MakeFile呀,一般来说COPY一个已经有的MakeFile,改一改加入 自己的CFLAGS和OBJECTS就好了,其中有几行处理OBJECT编译的suffix rule:
.c.o:它会根据.o目标的依赖自动找到对应的.c进行编译,所以的objects使用相同的CFLAGS,平常这没有什么问题,可是如果其中有部分objects需要使用与众不同的CFLAGS定义怎么办呢?
$(CC) -c $(CFLAGS) -o $*.o $<
.S.o:
$(CC) -c $(CFLAGS) -o $*.o $<
比如我的程序三个.c文件main.c,meth_a.c,meth_b.c,他们使用到一个DEBUG的宏来在MAKEFILE中定义用来打开 debug信息,可是我现在只希望打开meth_b.c中的debug信息怎么办呢,MakeFile的隐式规则可以帮助你办到!
CFLAGS += -Wall
CFLAGS += -O2
CFLAGS += -ansi
CFLAGS += -I/usr/include
meth_b.o : CFLAGS += -DDEBUG
只要加入meth_b.o : CFLAGS += -DDEBUG就好了,它表示在编译目标时CFLAGS自动加上-DDEBUG的宏定义,厉害,强大的MakeFile!!!
以下是参考文章转载:
http://www.study-area.org/cyril/opentools/opentools/x1176.html
內隱規則(Implicit Rules)
簡介
通常我們編譯程式時有很多算是每個人都有的共同習慣,例如我就是把 foo.c 編成foo.o。像這樣的編譯習慣,gnu make有一些內定規則來編譯, 也就是有的target你不寫,make也可以根據內定規則把他編譯出來。不用 對每個不同的.o寫不同的規則, 如果有個程式由foo.c foo1.c foo2.c......寫這些就寫得會發瘋了,例如
foo.o:foo.c |
C程式 |
自己的內隱規則
因為可能有的時候你希望做些dependency檢查,或者加上一些gcc 用的旗標,不是很單純的編譯而已你可以給make自訂的內隱規則
-
你可以用pattern rule來做一些自定的內隱規則。像這樣
或者%.o : %.c prog.h
$(CC) $(CFLAGS) $(DEBUG_FLAG) -c -o $@ $<
%表示所有相對於後面先決條件的檔名的意思,他不是*,因為他 有一對一的相對應關係,foo.o 就要找foo.c,foo1.o就要找foo1.c, 所以他不是*。所以上面的意思是所有碰到要.o的target時,去找相 對應的.c檔,並根據先決條件prog.h做檢查,如果找不到prog.h就不 做下去了。%不只可以表現主檔名,其實可以表現任一個相對應的字串, 所以叫pattern,你可以用s.%.c,不只用&.c,其中對應到%的子字 串叫stem。另外$@ $<...這種符號,叫自動變數,請往後翻一下, 看一下解說。%.pdf : %.sgml
db2pdf $<
pattern rule也可以有特定變數設值,特定樣式(pattern)的變數,例如
表示只要有要編譯xxxx.o的規則時,通通要設CFLAGS為-O。%.o : CFLAGS = -O
副檔名規則
-
還有更古老的一種叫suffix rule的方法來做,這種方法就有限制性 了,因為只能用在副檔名的規則。例如
小心喔,跟%o : %c順序不一樣喔.c.o:
$(CC) -c -o $*.o $<
.S.o:
$(CC) -c -o $*.o $<
自訂規則
樣式規則(pattern rule)自動變數與內隱規則
因為這樣動態的編譯手法,它需要像在CVS裡面的%v %V %s這種東西來代替一些 動態改變的字串(幫你複習一下CVS)。所以有所謂的自動變數
$@ 同一個規則的目標名 |
內隱規則內也預設了一些變數,例如
AR = ar |
本文介绍了Makefile中的隐式规则及其应用,特别是如何为特定的目标文件设置不同的编译标志,如-DDEBUG等。通过实例说明了如何针对不同源文件采用不同的预处理指令。
1万+

被折叠的 条评论
为什么被折叠?



