
FPGA、verilog、通信协议
文章平均质量分 68
zlg_good
这个作者很懒,什么都没留下…
展开
-
FPGA实现SPI功能、Verilog编程(代码篇)
关于SPI的基础知识和我的实现方法在我的另一篇文章中已经进行了阐述,这里就不作介绍了。详细信息可以查看。原创 2024-11-06 14:27:48 · 662 阅读 · 0 评论 -
基于verlog语言的UART通信协议模块实现
基于verlog语言得UART模块设计,亲测50MHz时钟下实现3000000bit/s波特率。原创 2022-08-12 20:45:42 · 336 阅读 · 1 评论 -
FPGA实现SPI协议、verilog编程、SPI知识梳理(讲解篇)
一般情况下SPI是由四根线组成的全双工高速通信总线。总线一般命名为“cs_n”、“sclk”、“mosi”和“miso”,其中“cs_n”是片选信号;“sclk”是数据时钟;“mosi”是主机数据输出,从机数据输入;“miso”是主机数据输入,从机数据输出。一主一从的连接方式如下图一主多从的连接方式如下图,图中只画了三个从机,理论上可以连接更多。四线制的SPI也有菊花链的拓扑结构,在这里就不介绍了。原创 2022-08-05 17:23:00 · 6326 阅读 · 12 评论