3 AD检查原理图的方法

 

原理图设计完成以后可以使用自带的工具进行检查。

首先可以目测,原理图中不能出现棕色的波浪线

 

3.1 编译工程

然后根据右下角,system->message

如果有error则必须处理。出于严谨的态度,尽可能把warning也处理一下。

 

3.2 器件的清单

器件不同的封装有不同的参数,在设计电路的时候就必须考虑到各种封装对电路性能的影响,因此,建议在绘制原理图的时候就应当确定所有器件的封装,并整理出可采购的清单。

挨个检查器件的参数和封装是否正确

如需修改器件的参数,可以在原理图上双击器件进行修改。不建议导出BOM以后修改BOM,因为如果需要进行版本更新,能从原理图导出正确的BOM,比手动修改BOM方便,

也可以使用封装管理器工具进行批量的快速修改。

3.3 单独的网络

在工程文件下有REP文件,双击可以查看单独的网络。如果存在单独的网络,需要修改。

 

在进行 **Altium Designer 22 (AD22)** 的原理图设计检查时,建议采用系统化的方法,结合软件内置的电气规则检查(ERC)功能以及手动审核流程,以确保设计的完整性和可制造性。 ### 原理图设计检查的关键步骤: #### 1. 启用电气规则检查(ERC) AD22 提供了与 Protel99 类似的 ERC(Electrical Rules Check)功能,用于识别潜在的电气连接错误。通过该功能可以发现诸如未连接的引脚、电源冲突、重复的网络标签等问题。执行 ERC 后,系统会生成详细的错误报告,设计人员可以根据报告逐项排查问题[^1]。 #### 2. 检查元件封装与符号一致性 确保原理图中的元件符号与其对应的 PCB 封装完全一致,特别是在使用自定义元件时。AD22 支持从库中导入标准元件,但若需自定义封装,应参考行业标准或制造商推荐的封装尺寸和焊盘间距[^3]。 #### 3. 网络连接完整性验证 使用“Compile PCB Project”功能对整个项目进行编译,系统会自动检测网络标签、端口连接、元件属性等是否一致。若存在错误,将在 Messages 面板中列出,便于快速定位问题。 #### 4. 检查高速电路设计规则 对于涉及高速信号的设计,应确保原理图中已正确标注关键信号路径,如时钟信号、DDR 控制线等。这些信号在后续布线阶段需要特殊处理,如包地、3W 规则、跨岛预防等[^2]。 #### 5. 检查电源与地线结构 在原理图中,应明确划分数字地与模拟地,并在适当位置添加连接点或磁珠隔离。电源网络应标注清晰,确保后续电源平面分割与布线时不会出错[^2]。 #### 6. 检查模块化设计结构 将整个电路划分为功能模块,有助于提高可读性和后期维护效率。每个模块应有清晰的输入输出接口,并使用端口(Port)进行连接。 #### 7. 使用设计规则检查(DRC)辅助检查 虽然 DRC 主要用于 PCB 布局阶段,但在某些情况下,也可以通过导入设计规则来辅助原理图检查,特别是在多通道设计中,可以确保重复模块的一致性。 --- ### 示例代码:AD22 中启用 ERC 的脚本(VBScript) ```vbscript ' 启动电气规则检查 Call RunScript("Workspace Manager", "CheckElectrical") ``` ---
评论
成就一亿技术人!
拼手气红包6.0元
还能输入1000个字符
 
红包 添加红包
表情包 插入表情
 条评论被折叠 查看
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值