自定义博客皮肤VIP专享

*博客头图:

格式为PNG、JPG,宽度*高度大于1920*100像素,不超过2MB,主视觉建议放在右侧,请参照线上博客头图

请上传大于1920*100像素的图片!

博客底图:

图片格式为PNG、JPG,不超过1MB,可上下左右平铺至整个背景

栏目图:

图片格式为PNG、JPG,图片宽度*高度为300*38像素,不超过0.5MB

主标题颜色:

RGB颜色,例如:#AFAFAF

Hover:

RGB颜色,例如:#AFAFAF

副标题颜色:

RGB颜色,例如:#AFAFAF

自定义博客皮肤

-+
  • 博客(0)
  • 资源 (7)
  • 收藏
  • 关注

空空如也

IDT双口RAM芯片指南

IDT双口RAM芯片指南,芯片详细资料包括接口、电平、封装等

2014-07-16

EP5CFPGA资料

这是altera公司最新的EP5C系列的FPGA选型资料,有兴趣的可以看看

2014-07-16

CAN总线系统常见故障于诊断及解决方案汇总

指导 CAN 总线的研发与测试人员,排查 CAN 总线常见的故障, 并且提出相应的解决方案,

2016-05-14

Xilinx XAPP869 Xilinx XAPP869 使用用于 PCI Express 设计的集成端点模块,应用指南

本应用指南提供了一个关于如何使用 Virtex-5 LXT FPGA 中用于 PCI Express 设计的集成端点模块实现点到点(FPGA 到 FPGA)高速串行包传输功能的参考设计。

2010-04-27

信号完整性分析基础系列之一    -关于眼图测量

内容提要:本文将从作者习惯的无厘头漫话风格起篇,从四个方面介绍了眼图测量的相关知识:一、串行数据的背景知识; 二、眼图的基本概念; 三、眼图测量方法;  四、力科示波器在眼图测量方面的特点和优势。全分为上、下两篇。上篇包括一、二部分。下篇包括三、四部分。由于眼图是用一张图形就完整地表征了串行信号的比特位信息,所以成为了衡量信号质量的最重要工具,眼图测量有时侯就叫“信号质量测试(Signal Quality Test,SQ Test)”。 此外,眼图测量的结果是合格还是不合格,其判断依据通常是相对于“模板(Mask)”而言的

2023-05-10

信号完整性系列之十八-带有预加重和均衡的高速信号测量

当今高速串行信号总线速率越来越高,如USB3.0(5Gbps)、PCIE GEN2(5Gbps)、SATA3(6Gbps)等等。更高的信号速率意味着更多的设计调试挑战。如工程师们经常发现在接收端测试此类高速信号眼图已经完全闭合,但是系统却仍旧工作良好,那么原因是什么呢,我们此时应该怎么去分析闭合的眼图呢?另外在高速信号测试时还需要消除夹具对测试的影响;需要事先预测某一信号通过某一尚未完成设计的传输线或者单板后的信号变化;仿真工程师也希望能方便的将示波器实测信号引入到高速仿真软件中进行仿真分析等等各种新的应用需求。本文简要介绍了高速信号调试面临的挑战、高速信号的调试步骤以及力科公司的新一代眼图医生II的主要功能和特点

2023-05-10

ILS基础培训.pdf

在各种复杂的气象条件下,采用最有效的方 法并以规定的RNP(所需导航性能)引导航行体 (飞机、导弹、宇宙飞船、船舶、车辆等)以及 个人从出发点到目的地的过程称为导航。 无线电导航指利用无线电技术实现的对航行 体的导航。 用以实现无线电导航的装置即为无线电导航 系统。 1.1 无线电导航的定义与任务 1.2 无线电导航的发展简史和发展趋势 1.3 无线电导航信号的传播方式 1.4 振幅测向系统测角的方法 1.5 无线电导航定位方法的优先级选择 1.6 无线电导航系统的布局

2023-05-10

基于FPGA的SATA控制器的研究与实现.pdf

SATA(Serial ATA)是一种高速的串行总线,采用点对点方式进行数据传输,内 置数据/命令校验单元,支持热插拔,具有 150MB/s(SATA 1.0)或 300MB/s(SATA 2.0) 传输速度。目前 SATA 应用广泛,但国内尚无独立研发的 SATA 芯片。 分析了 SATA 协议标准,建立了 SATA 主机控制器的层次结构,将 SATA 控制器 划分成主机接口层、ATA 适配层、传输层、链路层和物理层,各层之间采用异步 FIFO (First In First Out)通讯。实现了多状态机的协同设计,完成了高速并行 CRC 编解 码器、并行 8B/10B 编解码器和基于线性回馈移位寄存器的加密解密器件的设计,实 现了 1.5Gbps 的自动阻抗匹配的串行传输通道。实现了 133MHz 高速 PCI 主机接口, 支持 32/64 位可配置总线宽度,支持地址配置空间,具有主控 DMA 功能。分析并测 试了 FIFO 深度及性能,计算了 FIFO 深度对层间并行运行度的影响。进行了 SATA 控制器的运行测试,与同类商用产品性能相当。编写了智能化仿真验证向量脚本,对 整个设

2023-05-10

基于FPGA的SATAⅡ协议研究与实现.pdf

现代的计算机追求的是更快的速度、更高的数据完整性和灵活性。无论从物 理性能,还是从电气性能来看,现今的并行总线都已出现了某些局限,无法提供 更高的数据传输率。而SATA以其传输速率快、支持热插拔、可靠的数据传输等 特点,得到各行业越来越多的支持。 目前市场上的SATA IP CORE都是面向IC设计的,不利于在FPGA上集成, 因此,本文在Xilinx公司的Virtex5系列FPGA上实现SATAII协议,对SATA技 术的推广、国内逻辑IP核的发展都有一定的意义。 本文将SATA II协议的FPGA实现划分成物理层、链路层、传输层和应用层 四个模块。提出了物理层串行收/发器设计以及物理链路初始化方案。分析了链路 层模块结构,给出了作为SATAII链路层核心的状态机的设计。为满足SATAII协 议3.0Gbps的速率,采用扩大数据处理位宽的方法,设计完成了链路层的16b/20b 编码模块,同时为提高数据传输可靠性和信号的稳定性,分别实现了链路层CRC 校验模块和并行扰码模块。在描述协议传输层的模块结构的基础上,给出了作为 传输层核心的状态机的设计,并以DMA DATA OUT命令的操作

2023-05-10

第一单元 电子组件可靠性与失效分析概述.pdf

本文提出了一种用现场可编程门阵列器件 FPGA 实现 SATA 协议的方案,介绍了 SATA 协议的四层体系,着重阐述了物 理层、链接层和传输层的功能和状态变迁,对物理层和链接层的 IP(知识产权)设计进行了介绍

2023-05-10

OFDM系统同步及解调的FPGA实现.kdh

移动通信是现代无线通信系统中不可缺少的组成部分,它不但集中了无线通 信和有限通信的最新技术成就,而且集中了网络接收和计算机技术的许多成果。 移动通信的发展可以说是相当的迅速,从最初的模拟电话发展到现在的2G,2.5G, 3G系统,仅仅用了短短的二十几年时间。第一代移动通信技术以频分多址(FDMA) 制式提供普通模拟电话,实际数据速率为2.4Kbit/s;第二代移动通信采用时分多 址(TDMA)制式,支持数据交换,提供数字电话和简短文本传输,数据速率为 14.4Kbit/s;2.5G移动通信支持分组交换,目标数据速率为114Kbit/s;近年来提出的 3G通信技术的目标是:全球统一标准,使用统一频段,提高频谱效率,提供高质 量的多媒体服务,加强安全保密功能,要求数据传输速率在室内环境下达到 2Mbit/s。从第一代移动通信技术到第三代移动通信技术的发展都是为了有更高的 客户容量,能够承载更多的数据业务,有更高的传输速率,能够覆盖更广的范围。 以后移动通信的目标是:除了把IP由核心网络(CN)扩展到无线接入网(RAN),使 CN与无线局域网(WLAN)互联、支持多媒体广播和组播等之外,更重

2023-05-10

Camerlink协议详解

Camerlink协议详解,对于想熟悉Camerlink的朋友可以看看

2022-12-19

nor&nand flash介绍及区别

nor&nand flash介绍及区别,主要介绍其关键术语的理解及简单用法

2009-09-17

基于S3C2440A的大容量NANDFLASH的设计应用

基于S3C2440A的大容量NANDFLASH的设计方案

2016-05-14

CAN总线详解

CAN总线通信协议的详述,比较有参考意义!

2014-06-11

空空如也

TA创建的收藏夹 TA关注的收藏夹

TA关注的人

提示
确定要删除当前文章?
取消 删除