MIPI DPHY&CPHY接口描述及FPGA实现要点

本文介绍了MIPIDPHY和MIPICPHY两种接口的物理层差异,指出CSI2是它们的链路层协议。对于低速应用,电阻网络和自编程序可用于DPHY层和CSI2层;高速环境下则使用Lattice或高云FPGA芯片。Xilinx的7系列芯片需要电平转换,而ZU系列内部结构有所不同。参考文档包括xapp894和xapp1339。

摘要生成于 C知道 ,由 DeepSeek-R1 满血版支持, 前往体验 >

总结:接口名字其实叫MIPI DPHY和MIPI CPHY;

两者的物理层不同;

CSI2只是这两个接口的链路层;

两者的电平标准不一样。

 

 

1)低速的用电阻网络,DPHY层和CSI2层程序自己写;

2)高速的用Lattice或高云FPGA芯片;

3)对于xilinx的低端芯片和7系列,需要先采用电平转换芯片

然后,对于7系列,DPHY可以采用xilinx 的免费IP,PG202关于7系列DPHY内部结构如下:

对于ZU系列,DPHY内部结构如下:

 

 

 

 

 

 

 

 

 

xapp894,和xapp1339

评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值