计算机组成原理实验报告一静态随机存储器

本文是关于计算机组成原理的静态随机存储器RAM实验报告,旨在掌握RAM的工作特性和数据读写方法。实验中,将数据写入存储器特定地址,并逐一读取验证,通过分析实验步骤和数据通路,理解存储器的读写控制逻辑和存储原理。

摘要生成于 C知道 ,由 DeepSeek-R1 满血版支持, 前往体验 >

一、实验目的与要求
实验目的:掌握静态随机储存器RAM工作特性和数据的读写方法。
实验要求:
给存储器的00H、01H、02H、03H、04H地址单元中写入数据11H、12H、13H、14H、15H
依次读出第00、01、02、03、04号单元中的内容
二、实验内容
2.1 画实验逻辑原理图
实验原理图

                                        图一:实验逻辑原理图

2.2 逻辑原理图分析
(所应用单板机内部资源及外围接口芯片的核心分析)
存储器数据线接至数据总线,数据总线上接有8个LED灯显示D7-D0的内容。地址线接至地址总线,地址总线上接有8个LED灯显示A7-A0的内容,地址由地址锁存器(74LS273,位于PC&AR单元)给出。数据开关(位于IN单元)经一个三态门(74LS245)接至数据总线,分时给出地址和数据。地址寄存器为8位,接入6116的地址A7-A0,6116的高三位地址A10-A8接地,所以其实际容量为256字节。
实验箱中所有单元的时序都连接至时序与操作台单元,CLR都连接到CON单元的CLR按钮。实验时T3由时序单元给出,其余信号由CON单元的二进制开关模拟给出,其中IOM应为低(即MEM操作),RD,WR高电平有效,MR,MY低电平有效,LDAR高电平有效。

2.3 实验步骤
写操作:
(1)关闭实验系统电源,按图一的实验逻辑电路图连接好,检查无误后,将时序与操作台单元的开关KK1、KK3置为运行档,开关KK2置为单步档。
(2)将CON单元的IOR开关置为1,打开电源开关,如果有嘀的报警声说明有错误,应该排除错误后进行第三步。
(3)关掉存储器读写,数据开关地址,打开地址寄存器门控信号,将地址打入AR中。
(4)关掉存储器读写和地址寄

评论 2
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值