时序分析之Arrival Time

本文介绍了时序分析中的关键概念,包括launch edge和latch edge,以及Data Arrival Time、Clock Arrival Time和Data Required Time(建立时间、保持时间要求)。通过具体的时序图解释了这些时间点的计算方式,并指出TimeQuest分析仪如何利用这些时间量来评估电路性能和潜在的时序问题。

摘要生成于 C知道 ,由 DeepSeek-R1 满血版支持, 前往体验 >

首先要理解两个概念:launch edge latch edge

launch edge 是源寄存器发送数据的时钟沿,是时序分析的起点。

latch edge是目的寄存器捕获数据的时钟沿,是时序分析的终点。 

                     

如图示,源寄存器在0ns时发送数据,目的寄存器在5ns时采样数据,两者刚好相差一个时钟周期。

 

Data  Arrival Time :从launch edge开始,data实际到达Reg2 D端的时间。

Clock  Arrival  Time : 从latch edge 开始,时钟实际到达Reg2 时钟输入端的时间。 

 

相关时序图为:

Data Arrival Time = Tclk1 + Tco + Tdata

评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值