心情博客

          或许我接触接触博客比较网,尤其在诸多中选择自己喜欢的博客更是如此,我是一个信息工程学院应用电子专业的学生,本来就是学习硬件开发的,由于对网络的热爱,我逐渐喜欢上了编程,不管是硬件编程还是软件编程,我都有所涉猎。

         还记得高中时,以为IT白领就是好,并且还能赚许多的钱,长大了就一定要做一个IT人,学习软件知识,学习编程,设计出一些自己喜欢的软件。可殊不知,我偏偏来到了电子专业,还好,偏离也不远!这或许是自己不错的吧!可选择学习了之后呢?是不是就熟视无睹了呢?能够坐享其成了吗?NONONO。我一直认为学习软件编程的一定是世界上最聪明的人,工作强度也大,抱着电脑比抱女朋友的时间还长!并且公司中女同志也少!

     马上就面临毕业实习啦!自我感觉在大学学的最多大就是培养了自己的自学能力,那些简单的电子电路,模数电的学习在将来的用处也不怎么大,还是选择一门自己喜欢的去学吧!或许那样才是最好的选择,提早的做好方向选择比什么都好啊!衷心希望自己在以后的工作中越走越好吧!

下载前必看:https://renmaiwang.cn/s/bvbfw Verilog设计_串并转换 / 移位寄存器实现了一种串并转换的功能,其核心原理在于移位寄存器的运用。 这里详细展示了串转并以及并转串两种不同的设计方案。 每一种转换模式都设有专属的使能信号,同时并行输出数据的格式提供了两种选择:最低有效位优先(lsb)和最高有效位优先(msb)。 串并转换技术主要应用于串行传输与并行传输这两种数据传输模式之间的相互转换,而移位寄存器是达成这一目标的常用工具,能够支持并行及串行的数据输入与输出操作。 这些移位寄存器通常被设定为“串行输入、并行输出”(SIPO)或“并行输入、串行输出”(PISO)两种工作模式。 在串行数据输出的过程中,构成数据和字符的码元会按照既定的时间顺序逐位进行传输。 相比之下,并行数据传输则是在同一时刻将固定数量(普遍为8位或16位等)的数据和字符码元同时发送至接收端。 数据输入通常采用串行格式进行。 一旦数据成功输入寄存器,它便可以在所有输出端同时被读取,或者选择逐位移出。 寄存器中的每个触发器均设计为边沿触发类型,并且所有触发器均以特定的时钟频率协同工作。 对于每一个输入位而言,它需要经过N个时钟周期才能最终在N个输出端呈现,从而完成并行输出。 值得注意的是,在串行加载数据期间,并行输出端的数据状态应保持稳定。 数据输入则采用并行格式。 在将数据写入寄存器的操作过程中,写/移位控制线必须暂时处于非工作状态;而一旦需要执行移位操作,控制线便会变为激活状态,并且寄存器会被锁定以保持当前状态。 只要时钟周期数不超过输入数据串的长度,数据输出端Q将按照预定的顺序逐位读出并行数据,并且必须明确区分最低有效位(LSB)和最高有效位(MSB)。
评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值