
PCB设计
文章平均质量分 92
小猪配齐电子设计
单片机项目开发、硬件设计、信号完整性、电源完整性、SW机械设计、PYTHON算法
展开
-
信号完整性Sigrity2018各组件功能介绍
在设计完成布线后,输出生产文件前,通过执SI后仿真以确保高速信号的信号完整性不存在问题,虽然在PCB设计时 在allegro中设置了完备的高速规则约束,但针对该板卡项目未做出实际的验证,(这个规则设置也是凭借layout工程师的经验和和原理图设计工程师的经验和理论知识,以及我们前仿真得出的约束)但还可能存在信号反射,串扰,地弹等。这些算法都属于全波长算法。10、Clarity(2019sigrity才有):做封装和PCB的分析,全波电气参数分析,全波的仿真引擎,可以做封装到封装,到PCB,到连接器的等等。原创 2022-07-24 11:52:56 · 5314 阅读 · 4 评论 -
信号完整性相关基础知识
一、GHz传输链路信号损耗的特征,高频和低频分量信号损耗问题•1.信号沿FR4传播,两种有功损耗:导体损耗和介质损耗两种损耗的高频衰减大于低频衰减。当信号传播4in长时,8GHz以上高频分量的功率衰减量大于50%,而对低频分量的影响却小得多。•2.FR4板上4in长传输线,测量的正弦波频率分量衰减。2GHz以下频率分量的衰减不超过+ldB,而10GHz上的频率分量衰减为-4dB。原创 2022-11-25 18:30:18 · 4844 阅读 · 1 评论 -
allegro设计常见问题总结
allegro常用规则设置,allegro常用技巧,allegro常见问题原创 2022-11-07 10:35:20 · 2659 阅读 · 0 评论 -
USB3.0/3.1信号完整性分析仿真
• 1.了解USB3.0通路的互连关系,解读原理图接口电路和PCB的互连电路。对USB布线的通路及阻抗进行检查和分析。• 2.使用USB3.0实例文件提取互连线的S参数,选择SSRX+,SSRX-,SSTX+,SSTX-,D+,D-组的互连线,使用PowerSI,Clarity,3DFEM等工具提起关键网络的S参数。提取S参数以后需要分析S参数的互连特征,对S参数的结果开展评价。• 3.使用SYSTEM SI USB3 Compliance工程向导模型,建立USB仿真实例框架,在框架BOLCK中带入S参原创 2022-09-08 14:15:27 · 13220 阅读 · 2 评论 -
allegro16.6系统gerber文件输出规范详解
allegro16.6系统gerber文件输出规范详解原创 2022-08-18 22:10:30 · 5071 阅读 · 1 评论