Logisim-Gates library

本文详细介绍了Logisim中的基本门电路,包括Not Gate、Buffer、AND/OR/NAND/NOR Gate、XOR/XNOR Gate、Odd Parity/Even Parity以及Controlled Buffer/Controlled Inverter。讲解了每个门电路的作用、属性及其在数理逻辑中的应用。

本章是本系列第二部分,总结各个门的相关知识

1.Not Gate

“非门”字面上讲,就是输出相反电平,但实际上,它的作用不局限于此。

作用

接受 1 ,输出 0 或者浮动值(x);接受 0 ,输出 1 或浮动值(x)。是否输出浮动值将在属性中进行设置。

属性

gate size:调节外观大小

output value:设置输出相反电平还是输出浮动值(x)

 2.Buffer

 缓冲器,logisim中最没用的部件,一般输出值即输入值,除非设置属性output value

评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值