自定义博客皮肤VIP专享

*博客头图:

格式为PNG、JPG,宽度*高度大于1920*100像素,不超过2MB,主视觉建议放在右侧,请参照线上博客头图

请上传大于1920*100像素的图片!

博客底图:

图片格式为PNG、JPG,不超过1MB,可上下左右平铺至整个背景

栏目图:

图片格式为PNG、JPG,图片宽度*高度为300*38像素,不超过0.5MB

主标题颜色:

RGB颜色,例如:#AFAFAF

Hover:

RGB颜色,例如:#AFAFAF

副标题颜色:

RGB颜色,例如:#AFAFAF

自定义博客皮肤

-+
  • 博客(7)
  • 收藏
  • 关注

原创 power shell实现文任意件夹目录名称写入指定文本文件中

在PowerShell中,你可以使用脚本来遍历一个文件夹并将其目录名称写入到一个指定的文本文件中。

2024-08-24 13:55:21 1288 1

原创 随便写点,唉,标题必须5-10字没办法

PS C:\Users\xxx> $folderNames = “运放”..$numberOfFolders | ForEach-Object { "Folder0$_" }$parentFolderPath = "C:\YourParentDirectory\" # 替换为你想创建文件夹的实际路径。PS C:\Users\xxx> $parentFolderPath = "E:\运放(同向放大电路)±15V"PS C:\Users\xxx> $startIndex = “运放”

2024-09-07 15:50:17 980

原创 芯片引脚名称及其功能

控制输入:用于控制芯片功能的引脚,如使能(Enable)、复位(Reset)等。- 状态输出:指示芯片状态的引脚,如完成信号(Done)或错误信号(Error)。- 参考电压输入(Vref):设定参考电压的引脚,通常用于 DAC。- 补偿引脚(COMP):用于频率补偿的引脚,常见于运算放大器。- 输出级引脚(OUT):用于连接负载的引脚,可能有不同的配置。- 状态指示引脚:指示芯片状态的引脚,如忙信号(BUSY)。- 增益设置引脚(GAIN):用于设置放大器增益的引脚。

2024-08-25 10:12:59 5524 4

原创 TensorFlow 的基本概念和使用场景

TensorFlow 支持构建和训练循环神经网络(RNN)和变换器(Transformer)模型,用于文本分类、机器翻译、情感分析等任务。- TensorFlow 可以用于构建和训练时间序列模型,如循环神经网络(RNN)和长短期记忆网络(LSTM),用于股票价格预测、天气预测等。张量有不同的阶(rank),例如标量(0阶)、向量(1阶)、矩阵(2阶)等。- TensorFlow 可以用于构建和训练卷积神经网络(CNN),用于图像分类、目标检测等任务。在会话中,你可以运行图的各个部分,并获取结果。

2024-08-24 09:08:19 560 1

原创 虚短、虚断、虚地

虚断:两输入端的输入电流为0,即IP=IN=0。虚地:只有在负反馈放大电路和差分电路才有。虚短:两输入端电压相等,即UP=UN。当信号在反向输入时存在(如图)虚短: 1、开环增益A足够大;虚地:UP=UN=0。

2024-08-18 15:12:46 1536 3

原创 C语言自定义源文件

C语言自定义源文件

2024-08-11 15:49:29 523 1

原创 Error: Syntax error near ‘else‘Error: Verilog 2000 keyword ‘else‘ used in incorrect context

Error: Syntax error near 'else'Error: Verilog 2000 keyword 'else' used in incorrect context.大意:错误指出在使用“else”关键字时上下文不正确。

2024-07-26 09:46:07 1983

logisim安装包(win)

Logisim是一个用于数字电路设计和模拟的开源软件。以下是Logisim的一些主要功能: 1. **电路设计**:用户可以通过图形界面设计各种数字电路,包括逻辑门、触发器、加法器等。 2. **模拟与测试**:Logisim允许用户实时模拟电路,观察信号变化,测试电路的功能。 3. **模块化设计**:支持创建子电路,便于管理和复用设计。 4. **导入与导出**:可以导入和导出电路设计文件,便于分享和保存。 5. **图形化界面**:直观的拖放界面,使得设计过程简单易懂。 6. **支持多种逻辑元件**:包括基本的逻辑门、算术运算器、存储器等。 7. **时序分析**:可以分析电路的时序特性,帮助优化设计。 8. **教育用途**:常用于教学和学习数字电路设计的基础知识。 这些功能使Logisim成为一个强大的工具,适合学生、教育工作者和专业工程师进行数字电路设计和学习。

2024-08-22

EasyX 适合用于教学、游戏开发和简单的图形应用程序

当然可以!以下是 EasyX 应用功能的详细介绍: ### 1. 图形绘制 - **基本图形**:可以绘制直线、矩形、圆、椭圆、多边形等基本图形。 - **颜色设置**:支持自定义颜色,使用 RGB 值设置绘图颜色。 - **填充功能**:可以填充图形内部颜色,支持渐变填充。 ### 2. 图像处理 - **加载图像**:支持 BMP 格式的图像加载和显示。 - **图像绘制**:可以在窗口中绘制已加载的图像。 - **图像变换**:支持缩放、旋转等基本图像变换操作。 ### 3. 文本显示 - **字体选择**:可以选择不同的字体、大小和样式(如粗体、斜体)。 - **文本颜色**:支持设置文本的颜色。 - **文本对齐**:可以设置文本的对齐方式,如居中、左对齐等。 ### 4. 输入处理 - **键盘输入**:可以检测键盘按键的按下和释放事件,获取用户输入。 - **鼠标输入**:支持鼠标移动、点击和滚轮事件,允许用户与图形进行交互。 ### 5. 窗口管理 - **创建窗口**:可以创建自定义大小和标题的图形窗口。 - **窗口属性**:支持设置窗口的背景颜色、标题栏

2024-08-22

wavedrom-editor-v2.9.1-win-x64.7z

WaveDrom Editor 是一个用于设计和可视化数字波形的在线工具。它允许用户通过简单的文本描述生成时序图,支持多种波形类型和格式。用户可以使用 WaveDrom 的语法定义信号、时钟和状态变化,实时查看生成的波形图。 ### 主要特点: 1. **易于使用**:通过文本输入快速创建波形,适合快速原型设计。 2. **实时预览**:编辑时可即时看到波形变化,便于调试和修改。 3. **多种格式支持**:支持多种数字信号格式,方便与其他工具集成。 4. **开源**:可以自由使用和修改,适合开发者和工程师。 ### 应用场景: - 数字电路设计 - 嵌入式系统开发 - 教学和培训 WaveDrom Editor 是一个强大的工具,帮助用户高效地可视化和验证数字信号。

2024-08-21

鼠标连点器,极速鼠标连点器

最多人使用的鼠标连点器-极速鼠标连点器 安全、稳定、强劲、高效支持各种游戏,解放双手操作网购抢购,快的根本停不下来 支持电脑键鼠自动连点 没有任何广告和病毒的问题 功能特性: 极速鼠标连点器是一款可以帮助用户自动点击屏幕的应用,如果你喜欢玩游戏尤其是RPG/卡牌/挂机类游戏,那么一定有大量点击屏幕的经验,非常浪费时间体力和精力。极速自动连点器可以很好的解放你的手指,只要运行极速连点器,让程序自动帮你点击,还可以设置多坐标、间隔时间、设置点击次数等。 特点 点击类型可选 支持鼠标左键右键连点,左右交替连点,简易宏连点,满足不同应用场景下的差异化需求 自动化事件多样性 支持录制键盘输入、鼠标点击和鼠标移动,实现复杂操作自动化 支持按住连点 支持按住开始连点模式,功能更丰富、操作更便捷,游戏、购物随心所欲 持久技术更新 我们拥有专业的鼠标连点器软件开发团队,持久为您提供技术服务 操作便捷安全 本鼠标连点器的启动方式灵活多样,鼠标滚轮、键盘热键,任你选择 用户体验友好 鼠标连点器界面简洁大方,操作简单快捷,运行状态一目了然!

2024-08-20

PYNQ-Z1板卡,XILINX赛灵思,VIVADO,verilog

PYNQ-Z1板卡,XILINX赛灵思,VIVADO,verilog xc7z020clg400-1 xc7z020clg400-2 xc7z020clg400-3 PYNQ-Z1板卡,XILINX赛灵思,VIVADO,verilog xc7z020clg400-1 xc7z020clg400-2 xc7z020clg400-3 PYNQ-Z1板卡,XILINX赛灵思,VIVADO,verilog xc7z020clg400-1 xc7z020clg400-2 xc7z020clg400-3 PYNQ-Z1板卡,XILINX赛灵思,VIVADO,verilog xc7z020clg400-1 xc7z020clg400-2 xc7z020clg400-3

2024-08-13

verilog,vavido,练习题

verilog+vavido+练习题 目录 1、或门 3 2、半加器 4 3、一输入一输出 5 4、三输入四输出 6 5、四位非门 8 6、三人表决器 10

2024-08-11

2024年电子设计大赛,2024年电赛,题目

2024年电子设计大赛,2024年电赛,题目 A题_AC-AC变换电路并联运行 B题_单相功率分析仪 C题_无线传输信号模拟系统 D题_立体货架盘点无人机系统 E题_三子棋游戏装置 F题_磁悬浮实验装置 G题_简易录音屏蔽系统 H题_自动行驶小车

2024-08-02

Vivado,verilog语言,case语句,四选一MUX

这个模块实现了一个基于两个选择信号的4路选择器,能够从四个输入中选择一个并输出。 1. **输入和输出**: - 输入:四个数据输入 \( in1, in2, in3, in4 \) 和两个选择信号 \( s0, s1 \)。 - 输出:一个寄存器输出 \( out \)。 2. **always块**: - 使用敏感列表(`@ (*)`)表示该块在任何输入变化时都会被触发。 3. **case语句**: - 根据选择信号的组合(\( s1, s0 \))来决定输出: - `2'b00`: 输出 \( in1 \) - `2'b01`: 输出 \( in2 \) - `2'b10`: 输出 \( in3 \) - `2'b11`: 输出 \( in4 \) - `default`情况:如果选择信号不在上述范围内,输出为不确定状态(`2'bx`)。

2024-07-26

Johnson-counter(扭环形计数器)

这段代码定义了一个可配置宽度的约翰逊计数器。它使用时钟信号向左移位输出,并将MSB的反相值设置为LSB,同时通过 clr 信号允许重置功能。 实现约翰逊计数器的核心逻辑是:通过每个时钟周期将 qout 的值向左移位,为后续的计数和状态变化奠定基础。

2024-07-26

vivado,LED按键测试,简单便捷

说明: 1、**LED.v**:这是LED模块的实现。当key_down为低电平时,led_on为高电平,反之亦然。 2、**LED_tb.v**:这是测试基准,模拟key_down的变化并监视led_on的输出。 初始状态为高,模拟按键按下和释放。 使用$monitor监视信号变化。 LED_tb.v `timescale 1ns / 1ps module LED_tb; reg key_down; // 输入信号 wire led_on; // 输出信号 // 实例化LED模块 LED uut ( .key_down(key_down), .led_on(led_on) ); initial begin // 测试过程 key_down = 1; // 初始状态 #10; // 等待10ns key_down = 0; // 按下键 #10; //

2024-07-26

模60的8421码计数器

工具:vivado 用verilog语言设计的一个 “ 模60的8421码计数器 ” ,并且进行综合仿真! 说明: 1、**BCD_Counter.v**:这是模60的8421 BCD计数器的实现,包含个位和十位的逻辑。 :计数器在时钟上升沿计数,复位信号有效时清零。 :个位达到9后清零,十位加1;十位达到5后清零。 2、**BCD_Counter_tb.v**:这是测试基准,生成时钟信号并控制复位。 :每10ns生成一个时钟周期。 :监视计数器的输出,显示当前的十位和个位BCD值。

2024-07-26

verilog语言:八位十进制加法器

用verilog语言写一个八位十进制加法器 包含:程序+仿真

2024-07-26

TA创建的收藏夹 TA关注的收藏夹

TA关注的人

提示
确定要删除当前文章?
取消 删除